《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 業(yè)界動(dòng)態(tài) > Synopsys為TSMC 22nm ULP/ULL工藝提供DesignWare基礎(chǔ)IP

Synopsys為TSMC 22nm ULP/ULL工藝提供DesignWare基礎(chǔ)IP

2018-05-10
關(guān)鍵詞: Synopsys TSMC22nmULPUL 基礎(chǔ)IP

  全球第一大芯片自動(dòng)化設(shè)計(jì)解決方案提供商及全球第一大芯片接口IP供應(yīng)商、信息安全和軟件質(zhì)量的全球領(lǐng)導(dǎo)者Synopsys(NASDAQ:SNPS)近日宣布與TSMC合作,共同為TSMC 22nm超低功耗(ULP)與22nm超低漏電(ULL)平臺(tái)開發(fā)DesignWare? 基礎(chǔ)IP。該基礎(chǔ)IP包含用于TSMC 22nm工藝的邏輯庫(kù)、嵌入式內(nèi)存以及一次性可編程(one-time programmable,OTP)非揮發(fā)性內(nèi)存(non-volatile memories,NVM),能協(xié)助設(shè)計(jì)人員大幅降低功耗,同時(shí)滿足各式應(yīng)用的性能需求。DesignWare Duet Package包括了具備面積優(yōu)化的高速低功耗嵌入式內(nèi)存、使用標(biāo)準(zhǔn)核心氧化物(core oxide)或厚IO 氧化物以實(shí)現(xiàn)低漏電率的邏輯庫(kù)、內(nèi)存測(cè)試與修復(fù)能力以及功耗優(yōu)化套件,能為SoC帶來最佳的結(jié)果質(zhì)量。

  DesignWare HPC設(shè)計(jì)套件內(nèi)容包括高速、高密度的內(nèi)存實(shí)例(memory instance)和邏輯單元,能協(xié)助SoC設(shè)計(jì)人員進(jìn)行CPU、GPU與DSP核心的優(yōu)化,以達(dá)到速度、面積與功耗的最佳平衡。用于TSMC 22nm ULP與22nm ULL工藝的DesignWare OTP NVM IP無須額外的光罩層數(shù)或制程步驟,且能以最少的硅足跡(footprint)達(dá)到高產(chǎn)出、高安全性及高可靠性。

  TSMC設(shè)計(jì)基礎(chǔ)架構(gòu)營(yíng)銷事業(yè)部資深處長(zhǎng)Suk Lee表示:“TSMC與Synopsys多年成功的合作經(jīng)驗(yàn)有助于雙方客戶實(shí)現(xiàn)SoC在性能、功耗及芯片面積的目標(biāo)。通過為TSMC 22nm ULP與22nm ULL工藝提供DesignWare 基礎(chǔ)IP,Synopsys作為業(yè)界領(lǐng)導(dǎo)廠商,持續(xù)提供通過驗(yàn)證的IP解決方案,協(xié)助設(shè)計(jì)人員減少設(shè)計(jì)工作量,同時(shí)在TSMC最新技術(shù)中實(shí)現(xiàn)設(shè)計(jì)目標(biāo)?!?/p>

  Synopsys營(yíng)銷副總裁John Koeter也表示:“Synopsys與TSMC密切合作已歷經(jīng)了多個(gè)TSMC工藝時(shí)代。我們所提供的高質(zhì)量基礎(chǔ)IP能協(xié)助設(shè)計(jì)人員滿足SoC在功耗、性能與面積的需求。為TSMC 22nm ULP 與22nm ULL工藝提供DesignWare邏輯庫(kù)與嵌入式內(nèi)存IP,能協(xié)助設(shè)計(jì)人員大幅降低目標(biāo)應(yīng)用的功耗,并加快產(chǎn)品的上市腳步。

  上市情況

  針對(duì)TSMC 22nm ULP 與22nm ULL工藝的DesignWare Duet Package與HPC設(shè)計(jì)套件預(yù)計(jì)于今年第三季度上市。用于22nm ULP工藝的DesignWare OTP NVM IP預(yù)計(jì)于今年第三季度上市,而用于22nm ULL工藝的OTP NVM IP則計(jì)劃在明年第一季度上市。

  關(guān)于DesignWare IP

  Synopsys是一家為各種SoC設(shè)計(jì)者提供高質(zhì)量和已驗(yàn)證的IP解決方案的領(lǐng)先供貨商。其豐富的DesignWare IP產(chǎn)品系列包括邏輯庫(kù)、嵌入式存儲(chǔ)器、嵌入式測(cè)試單元、仿真IP、有線和無線接口IP、安全I(xiàn)P、嵌入式處理器和和子系統(tǒng)。為了加快原型設(shè)計(jì)、軟件開發(fā)和IP與SoC的集成,Synopsys的IP提速計(jì)劃還提供IP原型設(shè)計(jì)工具包、IP軟件開發(fā)工具包和IP子系統(tǒng)。Synopsys在IP質(zhì)量中的大量投入、綜合技術(shù)支持和健全的IP開發(fā)方法學(xué)使設(shè)計(jì)人員降低了集成風(fēng)險(xiǎn),縮短了產(chǎn)品上市時(shí)間。更多關(guān)于DesignWare IP的信息,請(qǐng)至:www.synopsys.com/designware。

  關(guān)于Synopsys

  Synopsys(Synopsys, Inc.,納斯達(dá)克股票市場(chǎng)代碼: SNPS)致力于創(chuàng)新改變世界,在芯片(Silicon)到軟件(Software)的眾多領(lǐng)域,Synopsys始終引領(lǐng)和參與全球各個(gè)科技公司的緊密合作,共同開發(fā)人們所依賴的電子產(chǎn)品和軟件應(yīng)用。Synopsys 是全球排名第一的芯片自動(dòng)化設(shè)計(jì)解決方案提供商,全球排名第一的芯片接口IP供應(yīng)商,同時(shí)也是信息安全和軟件質(zhì)量的全球領(lǐng)導(dǎo)者,位列世界第15大軟件公司,并榮選美國(guó)標(biāo)準(zhǔn)普爾500指數(shù)成分股龍頭企業(yè)。Synopsys總部位于美國(guó)硅谷,成立于1986年,目前擁有12200多名員工,分布在全球100多個(gè)分支機(jī)構(gòu)。2017年財(cái)年?duì)I業(yè)額逾27億美元,擁有2600多項(xiàng)已批準(zhǔn)專利。作為半導(dǎo)體、人工智能、汽車電子及軟件安全等產(chǎn)業(yè)的核心技術(shù)提供商與驅(qū)動(dòng)者,Synopsys的技術(shù)一直深刻影響著當(dāng)前全球五大新興科技創(chuàng)新應(yīng)用:智能汽車、物聯(lián)網(wǎng)、人工智能、云計(jì)算和信息安全。

  自1995年在中國(guó)成立新思科技以來,已在北京、上海、深圳、廈門、武漢、西安、南京、香港、澳門九大城市設(shè)立機(jī)構(gòu),員工人數(shù)1139人,建立了完善的技術(shù)研發(fā)和支持服務(wù)體系,秉持“加速創(chuàng)新、推動(dòng)產(chǎn)業(yè)、成就客戶”的方針,與產(chǎn)業(yè)及合作伙伴攜手共進(jìn)、共同發(fā)展,成為中國(guó)半導(dǎo)體產(chǎn)業(yè)快速發(fā)展的優(yōu)秀伙伴和堅(jiān)實(shí)支撐。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。