《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業(yè)界動態(tài) > 先進的模擬180nm CMOS設計套件支持一次設計成功

先進的模擬180nm CMOS設計套件支持一次設計成功

2016-07-21

  艾邁斯半導體新的“hitkit”設計環(huán)境提供高密度設計庫和改進的晶體管系列,提升復雜集成電路的模擬性能

  中國,2016年7月20日,全球領先的高性能傳感器模擬IC解決方案供應商艾邁斯半導體公司(ams AG,SIX股票代碼:AMS)今天宣布推出全新行業(yè)領先的制程設計套件(PDK)。該套件包含了艾邁斯半導體位于奧地利的200mm晶圓工廠的180nm CMOS專門制程技術。新的設計套件為產品開發(fā)人員提供即插即用的工具集,該工具集還具有更好的模擬特性和器件性能以及高精確度的仿真模型。該套件可幫助實現(xiàn)一次設計成功,這在研發(fā)日程日益縮短的行業(yè)背景下具有至關重要的作用。

1.jpg

  艾邁斯半導體的“hitkit”設計環(huán)境包含1.8V和5.0V NMOS和PMOS器件(包括基于襯底、浮動、低漏以及高閾值電壓多種選擇),以及經過完整驗證的被動器件如多種電容器。同時包括占位面積經優(yōu)化且密度高達152kGates/mm2的高密度及低功耗數字庫、更新的最多可達6個金屬層的數字及模擬輸入輸出庫,以及高達8kV HBM ESD保護單元。其他服務還包括一次性可編程存儲器,可提供在線RAMs、ROMs設計服務,以及無需額外掩模的EEPROM IP模塊(高達8kbit)。

  新款設計套件基于Cadence?的Virtuoso?  6.1.6.,在具有高密度模擬要求的混合信號領域,可以幫助設計團隊更加有效地加快產品上市時間,提升產品競爭力。同時,該套件還提供高精確度的仿真模型,為Calibre、Assura以及靈活的基于SKILL的PCells提供提取和驗證的檢驗集合。新款hitkit提供的全面的設計環(huán)境與其他特性一起確保了最終產品的可制造性。180nm的CMOS專業(yè)制程(aC18)應用于艾邁斯半導體位于奧地利的領先200毫米晶圓制造工廠,確保極低的缺陷密度和高產量。

  艾邁斯半導體晶圓代工事業(yè)部總經理Markus Wuchse表示:“在我們的奧地利工廠中啟用aC18技術對我們來說是一項里程碑。基于我們在350nm制程中的成功實踐,新款hitkit設計套件使艾邁斯半導體可以為晶圓代工客戶快速提供基于180nm制程的復雜的模擬半導體產品原型以及高質量的量產產品?!?/p>

  艾邁斯半導體的aC18專業(yè)制程非常適用于傳感器以及傳感器接口設備,可廣泛應用于可穿戴設備、醫(yī)療保健、家庭自動化、智能汽車和工業(yè)4.0領域。該制程還能夠為消費電子、物聯(lián)網應用中的工業(yè)設備以及智慧城市等領域開發(fā)創(chuàng)新的解決方案。原型可立即投入使用,2016年7月將實現(xiàn)批量生產。

  您可在艾邁斯半導體晶圓代工支持服務器上獲得有關新款hitkit v4.14的信息,請訪問:http://asic.ams.com/hk414


本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。