《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業(yè)界動態(tài) > XilinxSDSoC支持16nm ZynqUltrascale+ MPSoC軟件定義編程

XilinxSDSoC支持16nm ZynqUltrascale+ MPSoC軟件定義編程

新版SDSoC開發(fā)環(huán)境憑借系統(tǒng)級特性分析工具加速了C/C++編程,并將端對端編譯時間縮短一半
2016-06-18
關鍵詞: 賽靈思 C語言 ARM HLS

  2016年6月15日,中國北京——全可編程技術和器件的全球領先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX)) 今天宣布推出 SDSoC?開發(fā)環(huán)境2016.1版,支持Zynq系列SoC和MPSoC 使用 C和C++語言進行軟件定義編程,并支持近期新推出的16nm Zynq? UltraScale+? MPSoC。此外,該新版環(huán)境還憑借系統(tǒng)級特性分析工具,將編譯時間縮減一半,從而實現(xiàn)了生產力的大幅提升。

  賽靈思公司 SDSoC產品市場營銷與規(guī)劃經理Nick Ni表示:“SDSoC開發(fā)環(huán)境已經迅速擴展到650 多個用戶以上,其中許多用戶通過生產基于ZynqSoC 的產品設計得意快速進入市場。除了支持ZynqUltrascale+ MPSoC之外,我們還大幅縮短了編譯時間,并消除了系統(tǒng)級性能瓶頸所耗費的時間。”

  系統(tǒng)和嵌入式軟件工程師能夠利用SDSoC 開發(fā)環(huán)境對 ZynqUltraScale+ MPSoC器件輕松編程。只需點擊一個按鈕,SDSoC就能運用高層次綜合 (HLS)、硬件連接功能、軟件驅動程序和應用可執(zhí)行文件生成定制硬件IP,從而自動加速 C/C++ 函數(shù)從 ARM 應用程序處理器單元植入 FPGA 結構。

  與傳統(tǒng)彼此孤立的嵌入式軟硬件開發(fā)流程不同,SDSoC不會造成開發(fā)延遲,也不會出現(xiàn)系統(tǒng)架構和性能不確定性的問題,其經過精心架構設計,可提供快速系統(tǒng)特性分析和架構探索,并采用熟悉的Eclipse IDE框架。新版開發(fā)環(huán)境采用軟硬件事件跟蹤監(jiān)控器針對性能瓶頸提供了實時系統(tǒng)級可視化。

  供貨情況

  SDSoC 2016.1 版現(xiàn)已開放下載。如需了解更多資訊或者下載SDSoC,請訪問:china.xilinx.com/sdsoc。


本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。