《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動態(tài) > ARM迎接新處理器架構(gòu):成敗無非是重頭再來

ARM迎接新處理器架構(gòu):成敗無非是重頭再來

2015-11-02

       繼先前將CoreLink CCI-500連結(jié)器應(yīng)用在Cortex-A72核心架構(gòu)設(shè)計,ARM稍早宣布推出全新CoreLink CCI-550連結(jié)器,并且加入多核心多叢集配置功能,預(yù)期下一波處理器核心架構(gòu)可能同樣導(dǎo)入多叢集 (Cluster)運(yùn)作模式,亦即將如同聯(lián)發(fā)科Helio系列處理器所主推“多檔”運(yùn)作模式。

  根據(jù)ARM公布消息,新版CoreLink CCI- 550連結(jié)器加入主動偵測核心運(yùn)作資料改變時,并且強(qiáng)化資料存取緩沖頻寬,將可在處理核心運(yùn)作資料改變時,強(qiáng)化運(yùn)算資料同步連結(jié)效率。此 外,CoreLink CCI-550連結(jié)器將增加至連結(jié)六組處理器核心設(shè)計,架構(gòu)上也能連結(jié)源自Mali GPU運(yùn)算資料,藉此實現(xiàn)GPGPU平行運(yùn)算效果,預(yù)期下一代“Mimir”Mali GPU便會支援此項設(shè)計。

4dfe00fd590625f7272238314d89014c.jpg

  而因應(yīng)加入最多可連結(jié)六組處理器核心,CoreLink CCI-550連結(jié)器也加入支援最多六組記憶體通道 (對應(yīng)32-48位元定址)、六組ACE主控連接埠等設(shè)計,同時提供最大頻寬可提升60%、資料運(yùn)算延遲表現(xiàn)降低20%,此外也能進(jìn)一步降低處理器運(yùn)算耗 電量,并且透過平行運(yùn)算方式增加整體效能,對于手機(jī)、數(shù)位電視等較耗電能產(chǎn)品均可達(dá)成省電目的。

  此外,ARM在CoreLink CCI-550連結(jié)器端也導(dǎo)入DMC-500動態(tài)記憶體控制器,將支援LPDDR3-2133與最高LPDDR4-4267記憶體規(guī)格,并且提升27%記 憶體頻寬,同時降低25%處理器資料運(yùn)算延遲率,本身也導(dǎo)入ARM TrustZone技術(shù)與DFI 4.0 PHY介面工業(yè)規(guī)范。

  目前CoreLink CCI-550連結(jié)器、DMC-500動態(tài)記憶體控制器均預(yù)計在2016年下半年間問世,預(yù)期ARM也準(zhǔn)備公布全新處理器核心架構(gòu)設(shè)計。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。