IP供應(yīng)商Virage Logic公司和中國最先進(jìn)的半導(dǎo)體制造商中芯國際集成電路有限公司(中芯國際,SMIC)今天宣布其長期合作伙伴關(guān)系擴(kuò)展到40nm的低漏電(low-leakage)工藝技術(shù)。Virage Logic 公司和中芯國際從最初的130納米工藝合作起便為雙方共同的客戶提供具高度差異的 IP,涵蓋的工藝廣泛還包含90納米以及65納米。根據(jù)協(xié)議條款,系統(tǒng)級芯片(SoC)設(shè)計(jì)人員將能夠使用 Virage Logic 開發(fā)的,基于中芯國際40納米低漏電工藝的 SiWare存儲(chǔ)器編譯器,SiWare邏輯庫,SiPro MIPI 硅知識產(chǎn)權(quán) (IP) 和 Intelli DDR IP。除此之外這方面的一個(gè)新協(xié)議的關(guān)鍵將提供中芯國際 Virage Logic 先進(jìn)的 STAR記憶系統(tǒng)和 STAR量率加速器工具,以加速中芯國際關(guān)于40納米低漏電工藝記憶的技術(shù)開發(fā),測試以及產(chǎn)量的提升。
“作為中國首屈一指的代工廠,我們與 Virage Logic 公司拓展合作伙伴關(guān)系將使中芯國際能夠提供更多業(yè)界領(lǐng)先的40nm低漏電工藝的半導(dǎo)體 IP,這不僅能滿足來自中國本地的系統(tǒng)級芯片開發(fā)人員的需要,亦將助益我們開發(fā)全球半導(dǎo)體市場,”中芯國際資深副總裁兼首席商務(wù)官季克非表示。“中芯國際正采取積極措施提升客戶更先進(jìn)的技術(shù)。我們之前已經(jīng)有客戶正積極利用中芯國際的65納米低漏電工藝及 Virage Logic 公司相關(guān) IP 進(jìn)行芯片項(xiàng)目的開發(fā)。與 Virage Logic 的合作關(guān)系可提供我們的客戶將來遷移到40納米的一個(gè)相對容易的途徑。因應(yīng)中芯國際市場營銷的成長,我們期待著與 Virage Logic 長久的合作以滿足日益增長的市場需求。”
“我們很高興與中芯國際擴(kuò)大合作伙伴關(guān)系從最初的130nm工藝到現(xiàn)在的40納米低漏電工藝。Virage Logic 開發(fā)的業(yè)界領(lǐng)先的 IP 產(chǎn)品將能夠提供客戶更多的選擇使中芯國際能成為客戶首選的代工廠,” Virage Logic 公司市場和銷售執(zhí)行副總裁 Brani Buric 表示。“這次聯(lián)合協(xié)議是 Virage Logic 公司透過業(yè)界領(lǐng)先的晶圓代工廠來拓展公司業(yè)務(wù)策略的延續(xù),同時(shí)也更鞏固了中芯國際對其客戶提供完整 IP 解決方案的承諾。”
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。