《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 其他 > 業(yè)界動(dòng)態(tài) > Xilinx ISE 8.1i 提供更快時(shí)序收斂,最大程度提升 FPGA 性能,最高可超出競(jìng)爭(zhēng)解決方案 70%

Xilinx ISE 8.1i 提供更快時(shí)序收斂,最大程度提升 FPGA 性能,最高可超出競(jìng)爭(zhēng)解決方案 70%

新的 ISE Fmax 技術(shù)為 Virtex-4 和 Spartan-3 架構(gòu)提供增強(qiáng)的物理綜合能力
2010-05-13
關(guān)鍵詞: ISE Xilinx公司

2005年12月14日,中國(guó)北京 - 賽靈思公司 (NASDAQ: XLNX ) 今天宣布推出其深受歡迎的集成軟件環(huán)境 (ISE™) 設(shè)計(jì)工具套件8.1i 版,新版本增加了 新的 ISE Fmax 技術(shù),具有增強(qiáng)的物理綜合能力,可提高 VirtexTM-4 和 SpartanTM-3 架構(gòu)的性能和時(shí)序收斂特性。通過(guò)使用 ISE 8.1i 軟件,設(shè)計(jì) 者可將性能提升至比以前ISE 版本平均高出10% 到 37%,與相比,并將使用 Virtex-4 FPGA 的性能提升至最高可超出競(jìng)爭(zhēng)解決方案的70%。ISE 8.1i 還對(duì)其業(yè)界唯一的局部重配置 技術(shù)進(jìn)行了增強(qiáng),可實(shí)現(xiàn)更低的成本、更小的尺寸和更低的功耗。 

通過(guò)以低于上一個(gè)ISE 版本的成本來(lái)提供相同的平均速度等級(jí),這些新特性旨在進(jìn)一步 加強(qiáng)賽靈思面向高性能系統(tǒng)設(shè)計(jì)的解決方案,包括具有嵌入式處理、數(shù)字信號(hào)處理 (DSP) 和高級(jí)連接性協(xié)議等功能的設(shè)計(jì)。通過(guò)在 ISE 工具中使用高級(jí)物理綜合功能,設(shè)計(jì)者可 最大程度地提高性能吞吐率,加快上市時(shí)間,降低總開(kāi)發(fā)成本。此外,諸如 ChipScopeTM Pro 8.1i 片內(nèi)調(diào)試 (in-silicon debug) 集成以及更為強(qiáng)大 的局部重配置支持等特性進(jìn)一步縮短了開(kāi)發(fā)時(shí)間,降低了系統(tǒng)成本。 

“我們一直在與設(shè)計(jì)者們合作以解決他們的關(guān)鍵挑戰(zhàn),如時(shí)序收斂、成本和系統(tǒng)設(shè)計(jì)復(fù)雜 度等。ISE 8.1i 通過(guò)高級(jí)設(shè)計(jì)編譯優(yōu)化很好地解決了這些問(wèn)題,提供了實(shí)質(zhì)性的自動(dòng)化 Fmax 提升和直觀的新界面特性,”賽靈思公司設(shè)計(jì)軟件部副總裁 Bruce Talley 說(shuō)。“現(xiàn) 在設(shè)計(jì)者可以有更大的把握來(lái)滿足其最終產(chǎn)品的系統(tǒng)性能、功能性和成本目標(biāo)。” 

ISE Fmax 性能技術(shù)可將設(shè)計(jì)速度提升至最高超出競(jìng)爭(zhēng)解決方案 70% 

新的 ISE Fmax 技術(shù)采用高效算法以改善物理綜合與邏輯優(yōu)化的結(jié)果,使 Virtex-4 FPGA 的性能優(yōu)勢(shì)比競(jìng)爭(zhēng)器件可最多高出 70%。ISE Fmax 技術(shù)包括用于設(shè)計(jì)重定時(shí)、時(shí)序驅(qū)動(dòng) 包裝與布局、性能評(píng)估與布局后邏輯優(yōu)化的一整套功能。最新版本中包含的 ISE Xplorer 工具是一個(gè)易于使用的腳本,可幫助設(shè)計(jì)者評(píng)估和優(yōu)化 Virtex-4 與 Spartan-3 FPGA 的 性能,對(duì)于時(shí)序驅(qū)動(dòng)設(shè)計(jì)可比以前版本平均提高 10% 的性能。ISE 8.1i 提供了一種性能 評(píng)估模式,可對(duì)沒(méi)有時(shí)序約束的設(shè)計(jì)提供 37% 的直接性能改善。 

ISE Fmax 技術(shù)與由 Synplicity 和 Mentor Graphics 提供的綜合優(yōu)化技術(shù)互為補(bǔ)充。綜 合優(yōu)化技術(shù)與 ISE Fmax 技術(shù)的結(jié)合可使用戶滿足苛刻的時(shí)序目標(biāo)。 

“新的 ISE 8.1i 軟件與 Synplify Pro 綜合技術(shù)產(chǎn)品的結(jié)合,為賽靈思 FPGA 設(shè)計(jì)者們 提供了推進(jìn)時(shí)序性能的優(yōu)勢(shì),”Synplicity 公司 FPGA 產(chǎn)品營(yíng)銷(xiāo)主管 Jeff Garrison 說(shuō)。 “我們一直與賽靈思保持緊密合作,以確保我們的最新技術(shù),如最近在我們的 Synplify Premier 產(chǎn)品中引入的基于圖形的物理綜合技術(shù)等,能夠與 ISE 軟件實(shí)現(xiàn)對(duì)接,從而為整個(gè)賽靈 思 FPGA 產(chǎn)品線提供最快的時(shí)序收斂。” 

“Mentor Graphics的高級(jí) Precision Synthesis 解決方案在賽靈思 ISE 8.1i 版中的緊 密集成,為我們的共同客戶同時(shí)提供了兩種環(huán)境的最佳特性,” Mentor Graphics 公司 設(shè)計(jì)創(chuàng)建與綜合技術(shù)部總經(jīng)理 Simon Bloch 說(shuō)。“Precision Synthesis 中經(jīng)過(guò)客戶驗(yàn) 證的設(shè)計(jì)分析技術(shù),可實(shí)現(xiàn)自動(dòng)/交互優(yōu)化與用戶控制之間的恰當(dāng)平衡,現(xiàn)在可為ISE 8.1i 中業(yè)界領(lǐng)先的賽靈思Fmax 技術(shù)提供有力補(bǔ)充。” 

業(yè)界唯一的局部重配置解決方案 

通過(guò)推出 8.1i 版本,賽靈思增加了一種新的方法,以增強(qiáng)其業(yè)界首個(gè)且唯一的局部 重配置解決方案。局部重配置可降低系統(tǒng)成本、尺寸、器件數(shù)量及功耗,適用于眾多 的應(yīng)用,如軟件無(wú)線電 (SDR) 和高性能計(jì)算等。設(shè)計(jì)者現(xiàn)在可以在器件其余部分繼續(xù) 運(yùn)行的同時(shí)將不同的硬件配置動(dòng)態(tài)加載到 FPGA 的同一區(qū)域。這種實(shí)時(shí)可編程特性建 立在現(xiàn)場(chǎng)可升級(jí)性和多引導(dǎo)方法的基礎(chǔ)上?,F(xiàn)場(chǎng)可升級(jí)性和多引導(dǎo)方法已經(jīng)使許多賽 靈思客戶通過(guò)實(shí)時(shí)診斷提升了系統(tǒng)可靠性,降低了現(xiàn)場(chǎng)服務(wù)成本,并延長(zhǎng)了市場(chǎng)中已 有產(chǎn)品的使用壽命。 

易用性提高了生產(chǎn)率 

ISE 8.1i 在性能評(píng)估模式中提供了快 37% 的按鈕,可實(shí)現(xiàn)對(duì)無(wú)需約束的設(shè)計(jì)進(jìn)行快 速和輕松的評(píng)估。ISE 8.1i 還提供了對(duì)雙核 CPU 工作站的支持,可實(shí)現(xiàn)更快的編譯 時(shí)間和在多個(gè) CPU 核上的設(shè)計(jì)作業(yè)并行處理。業(yè)界最全面的功耗分析解決方案 Xpower、WebPower Tools 8.1i 中改進(jìn)的 Web 分析功能以及新的功耗優(yōu)化布線技術(shù) 都進(jìn)一步加強(qiáng)了這些能力。ISE 8.1i Project Navigator(項(xiàng)目瀏覽器)和集成的 ISE Simulator(仿真器)工具在所有平臺(tái)上提供了全新直觀的 Windows XPTM 外觀 和感受,使 ISE 8.1i 比以前任何時(shí)候都更容易學(xué)習(xí)和使用。 

ChipScope Pro 8.1i 

ChipScope Pro 8.1i 的發(fā)布提供了業(yè)界最完善和易用的調(diào)試解決方案,最快可超出 仿真50 倍。ChipScope Pro 內(nèi)核資源估計(jì)器可讓用戶發(fā)掘片上調(diào)試與驗(yàn)證功能選項(xiàng), 如觸發(fā)寬度、采樣深度,以及高級(jí)功能如觸發(fā)排序和存儲(chǔ)資格審查等,以決定片上可 視性與 FPGA 資源分配之間的最佳平衡。 

平臺(tái)、價(jià)格和供貨 

在由 FPGA Journal 訂閱者舉行的用戶滿意度調(diào)查中,ISE 得票第一。它通過(guò)為所有 先進(jìn)的賽靈思產(chǎn)品系列(包括Virtex-4 FPGA、Spartan 第 3 代 FPGA 和 CoolRunnerTM-II CPLD) 提供直觀、涵蓋前端至后端的設(shè)計(jì)環(huán)境,為全球超過(guò) 200,000 用戶提供了可編程邏 輯設(shè)計(jì)解決方案。ISE 軟件包的所有版本均支持 Windows® 2000 和 Windows XP 以及 Linux® Red Hat® Enterprise 3.0。ISE Foundation 還支持 Solaris® 2.8 和 2.9。ISE 8.1i 配置可立即供貨,有免費(fèi) 的互聯(lián)網(wǎng)下載版本直至價(jià)格為 2495 美元的全功能版本。ChipScope Pro 工具的價(jià)格 為 695 美元,可立即供貨,或者用戶也可免費(fèi)獲取該工具的 60 天全功能評(píng)估版本。 ISE 客戶可通過(guò)聯(lián)系當(dāng)?shù)氐膽?yīng)用工程師 (FAE) 獲得局部重配置能力。有關(guān) ISE 8.1i 和 ChipScope Pro 調(diào)試與驗(yàn)證解決方案的更多信息,請(qǐng)?jiān)L問(wèn)www.xilinx.com/cn/ise 或 www.xilinx.com/cn/chipscopepro。 

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。