《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > Altera演示Cavium OCTEON®多核處理器的Interlaken互聯(lián)

Altera演示Cavium OCTEON®多核處理器的Interlaken互聯(lián)

與Cavium合作,當前和下一代網(wǎng)絡(luò)平臺及時面市
2013-08-01

    Altera公司(NASDAQ: ALTR)今天宣布,Stratix® V FPGA的Interlaken知識產(chǎn)權(quán)(IP)內(nèi)核實現(xiàn)了與Cavium OCTEON多核處理器的互操作。這一成功的工作保證了芯片至芯片前端互聯(lián),更方便OEM做出器件選擇決定。

    Cavium的解決方案和服務(wù)總監(jiān)John Bromhead評論說:“Altera靈活的Interlaken IP使我們能夠迅速實現(xiàn)產(chǎn)品之間的互操作。利用這一解決方案,我們的客戶更有信心采用Altera FPGA和Cavium OCTEON處理器進行開發(fā),這些器件將無縫工作在一起。簡單方便的互操作性也幫助客戶滿足了嚴格的產(chǎn)品及時面市要求。”

    Altera® Interlaken IP內(nèi)核能夠大吞吐量工作在峰值負荷下,支持實現(xiàn)高性能。其特性包括:

·  20多個參數(shù)和設(shè)置,非常靈活的調(diào)整系統(tǒng)性能,而且性能可擴展,支持互操作。

·  數(shù)據(jù)速率和通路達到12.5G和x24通路

·  提供標準和可定制Interlaken IP內(nèi)核

·  可交付全集成IP,包括MAC、PCS和PMA層。

·  兼容Interlaken協(xié)議定義v1.2

    Altera產(chǎn)品營銷總監(jiān)Alex Grbic評論說:“我們靈活的Interlaken IP內(nèi)核使得市場上的各種SoC、ASSP和ASIC器件接口能夠立刻使用Altera FPGA。演示與Cavium OCTEON器件的互操作表明,我們提供了高質(zhì)量的Interlaken IP,而且實現(xiàn)了我們對解決方案的承諾。”

    Altera Interlaken IP內(nèi)核非常適合用于接入、骨干以太網(wǎng)和數(shù)據(jù)中心應(yīng)用的多太比特路由器和交換機,這些應(yīng)用要求IP可配置,以優(yōu)化實現(xiàn)各種流量指標,并能夠擴展到下一代平臺。Interlaken IP包括Altera技術(shù)領(lǐng)先的收發(fā)器(PMA)、PCS和MAC層。PCS層在Stratix V和Arria® V FPGA中得到了增強,從而幫助客戶節(jié)省了30%到50%的FPGA邏輯資源。Interlaken IP不但節(jié)省了資源,還通過了大量的仿真驗證,能夠可靠的工作在內(nèi)部和客戶平臺上。

供貨信息

    現(xiàn)在可以提供Altera Interlaken IP內(nèi)核。關(guān)于更深入的問題以及許可信息,請聯(lián)系您當?shù)氐?a href="mailto:Altera%E9%94%80%E5%94%AE%E4%BB%A3%E8%A1%A8">Altera銷售代表,或者發(fā)送電子郵件給interlaken@altera.com。

Cavium提供Cavium OCTEON處理器。關(guān)于Cavium OCTEON處理器的詳細信息,請訪問:http://www.cavium.com/OCTEON_MIPS64.html

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。