基于技術上保持領先的歷史,Altera公司(NASDAQ: ALTR)今天宣布了在即將推出的28nm FPGA中采用的創(chuàng)新技術:嵌入式HardCopy®模塊、部分重新配置新方法以及嵌入式28-Gbps收發(fā)器,這些技術將極大的提高下一代Altera® FPGA的密度和I/O性能,并進一步鞏固相對于ASIC和ASSP的競爭優(yōu)勢。
快速增長的寬帶應用如高清晰(HD)視頻、云計算、網絡數據存儲和移動視頻等對基礎設備和最終用戶設備開發(fā)人員提出了新挑戰(zhàn)。他們怎樣才能夠迅速提高系統(tǒng)帶寬,同時滿足嚴格的功耗和成本要求呢?Altera開發(fā)了最新的創(chuàng)新技術來解決這些挑戰(zhàn)。
新的嵌入式HardCopy模塊是可定制硬核知識產權(IP)模塊,利用了Altera獨特的HardCopy ASIC功能。它們用于增強標準或者需要大量邏輯的功能,例如接口協(xié)議、專用功能和專業(yè)定制IP等。嵌入式HardCopy模塊幫助用戶縮短了設計面市時間,同時降低了成本和功耗。對于Altera,這一創(chuàng)新使公司能夠面向不同的市場領域迅速開發(fā)各種型號的產品。
利用部分重新配置功能,設計人員可以重新配置部分FPGA,而其他部分仍然正常運行。這對于要求連續(xù)運行的系統(tǒng)非常重要,它允許設計人員在不中斷服務的情況下更新或者調整功能。部分重新配置功能不但降低了功耗和成本,而且在FPGA中去掉了那些不同時工作的功能,因此還提高了有效的邏輯密度。將這些功能放在外部存儲器中,需要時再裝入。這樣,單片FPGA可以支持多種應用,從而減小了FPGA體積,節(jié)省了電路板空間,降低了功耗。
目前為止,部分重新配置方案是比較耗時的任務,要求設計人員非常熟悉復雜的FPGA體系結構。Altera在其Quartus® II設計軟件成熟可靠的漸進式編譯設計流程頂層構建了新功能,從而簡化了部分重新配置過程的實現。
延續(xù)在嵌入式收發(fā)器技術上的領先優(yōu)勢,Altera開發(fā)了28-Gbps嵌入式收發(fā)器,這將應用在即將推出的28-nm FPGA中。這一高速收發(fā)器將幫助用戶實現單片400G系統(tǒng)等下一代設計,而不需要采用昂貴的外部元件。
Altera總裁、主席兼CEO John Daane評論說:“兩年前,Altera推出了業(yè)界首款40-nm FPGA,并繼續(xù)實現了業(yè)界的多項第一,例如嵌入式11.3-Gbps收發(fā)器等。隨著向下一工藝節(jié)點的邁進,Altera的這些創(chuàng)新技術將引領業(yè)界超越摩爾定律,解決帶寬挑戰(zhàn),同時滿足成本和功耗要求。”