《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 新品快遞 > 萊迪思新的混合信號(hào)設(shè)計(jì)軟件簡(jiǎn)化了平臺(tái)管理設(shè)計(jì)

萊迪思新的混合信號(hào)設(shè)計(jì)軟件簡(jiǎn)化了平臺(tái)管理設(shè)計(jì)

集成的Lattice Diamond設(shè)計(jì)環(huán)境提供了更先進(jìn)的數(shù)字設(shè)計(jì)選擇
2011-07-22
作者:萊迪思半導(dǎo)體公司

  萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天宣布推出PAC - Designer®混合信號(hào)設(shè)計(jì)軟件6.1版本,更新支持萊迪思的Platform Manager™、Power Manager II 和 ispClock™器件?,F(xiàn)在用Platform Manager器件進(jìn)行設(shè)計(jì)的用戶將能夠訪問(wèn)今天宣布的Lattice Diamond® 1.3軟件設(shè)計(jì)環(huán)境。PAC – Designer 6.1和Diamond 1.3設(shè)計(jì)軟件工具的整合將使Platform Manager產(chǎn)品成為實(shí)現(xiàn)更先進(jìn)的數(shù)字設(shè)計(jì)的選擇。一個(gè)自動(dòng)化的模擬環(huán)境是設(shè)計(jì)軟件整合的主要優(yōu)勢(shì),而以前Platform Manager設(shè)計(jì)人員沒(méi)有這樣的環(huán)境。
 
  萊迪思器件和解決方案的營(yíng)銷總監(jiān)Shakeel Peera說(shuō)道,“有了PAC – Designer 6.1和Lattice Diamond 1.3軟件的整合,我們的用戶將能夠以更高的效率設(shè)計(jì)和模擬Platform Manager器件,同時(shí)仍然能夠方便地使用廣泛認(rèn)可的PAC - Designer軟件。 “
 
新的自動(dòng)模擬功能
 
  無(wú)論是通過(guò)Platform Manager的內(nèi)部CPLD控制測(cè)試關(guān)鍵的模擬I / O引腳的功能,或是在Platform Manager的FPGA控制部分內(nèi),檢查用Verilog或VHDL編寫的增強(qiáng)數(shù)字控制功能的整合,PAC-Designer 6.1軟件無(wú)縫地與Diamond 1.3設(shè)計(jì)工具相集成,以編譯整個(gè)設(shè)計(jì),構(gòu)建必要的激勵(lì)模板文件,然后在Aldec公司的Active - HDL模擬器內(nèi)自動(dòng)生成初始時(shí)序波形。在PAC - Designer 6.1軟件中對(duì)先前復(fù)雜的手工設(shè)計(jì)流程進(jìn)行了優(yōu)化和自動(dòng)化處理,生成所有必要的設(shè)計(jì)文件,只需點(diǎn)擊鼠標(biāo)就能提供初始時(shí)序流程圖。
  
全面的模擬和數(shù)字設(shè)計(jì)支持
  
  PAC-Designer 6.1軟件為模擬工程師提供了一個(gè)基于GUI的設(shè)計(jì)方法,它使用直觀的對(duì)話框配置Platform Manager的模擬部分; LogiBuilder設(shè)計(jì)方法將電源管理功能集成至芯片中的CPLD; LogiBuilder或Lattice Diamond Verilog/ VHDL設(shè)計(jì)方法集成數(shù)字電路板的管理功能至Platform Manager器件的FPGA部分。
    
  PAC- Designer 6.1軟件包括4個(gè)專門針對(duì)Platform Manager開(kāi)發(fā)套件的參考設(shè)計(jì),包括故障記錄和監(jiān)測(cè),增強(qiáng)的閉環(huán)微調(diào),長(zhǎng)延時(shí)定時(shí)器和ADC電壓測(cè)量。在萊迪思的網(wǎng)站上提供與Platform Manager器件相配的11個(gè)參考設(shè)計(jì)http://www.latticesemi.com/products/powermanager/platformmanager/ ,還包括PWM風(fēng)扇控制、連接I2C Slave至 SPI Master和一個(gè)BSCAN1多個(gè)掃描端口尋址緩沖區(qū)??芍苯訌腜AC- Designer 6.1軟件中找到31個(gè)額外的設(shè)計(jì)例子,提供指令和針對(duì)Power Manager II和ispClock器件的解決方案。
  
第三方設(shè)計(jì)工具支持
   
  整合的PAC – Designer 6.1和Lattice Diamond 1.3軟件包括適用于Windows的Synopsys公司的Synplify Pro高級(jí) FPGA綜合。還包括適用于Windows 的Aldec公司的Active - HDL萊迪思版II模擬器。
  
  除了提供Synplify Pro和Active - HDL的OEM版本的工具,Synopsys公司的 Synplify Pro和Aldec公司的Active - HDL的完整版本也支持萊迪思器件。 Mentor Graphics公司的ModelSim SE和Precision RTL綜合也支持萊迪思器件。  
  
關(guān)于Platform Manager系列
  
  電子產(chǎn)品雜志2010年命名的 “年度產(chǎn)品” 包括兩款器件,LPTM10 - 1247和LPTM10 - 12107。LPTM10 – 1247器件可以監(jiān)控12個(gè)電壓幅度,并支持47個(gè)數(shù)字輸入和數(shù)字輸出,而LPTM10 – 12107可以監(jiān)控多達(dá)12個(gè)電壓幅度,并支持107個(gè)數(shù)字輸入和數(shù)字輸出。從功能上看,這些器件包括電源管理部分和數(shù)字電路板管理部分。電源管理部分包括可編程的閾值、精度為0.7%的精確差分輸入比較塊、48個(gè)宏單元CPLD、可編程的硬件定時(shí)器、一個(gè)10位模擬數(shù)字轉(zhuǎn)換器和一個(gè)用于電源的微調(diào)和裕度微調(diào)塊。數(shù)字電路板管理部分包括一個(gè)640 LUT的FPGA和可編程邏輯接口I/O。
  
定價(jià)和供貨情況
  
  PAC- Designer 6.1和Diamond 1.3軟件可立即從萊迪思的網(wǎng)站上免費(fèi)下載http://www.latticesemi.com/products/designsoftware/pacdesigner/index.cfm。下載并安裝后, PAC- Designer6.1軟件不需要許可證。Lattice Diamond 1.3軟件可與Lattice Diamond的免費(fèi)許可證或與Lattice Diamond訂購(gòu)許可證一起使用。向萊迪思網(wǎng)站申請(qǐng)后,會(huì)立即生成Lattice Diamond免費(fèi)許可證,無(wú)需任何費(fèi)用就可訪問(wèn)Platform Manager產(chǎn)品系列,以及許多其他流行的萊迪思器件,如MachXO2™和MachXO™PLD系列、LatticeXP2™FPGA系列和LatticeECP2™FPGA系列。Lattice Diamond的免費(fèi)許可證使Synopsys公司的Synplify Pro用于萊迪思的綜合以及Aldec公司的萊迪思版II混合語(yǔ)言模擬器。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。