《電子技術應用》
您所在的位置:首頁 > 電源技術 > 設計應用 > 如何設計MAX13256電壓緩沖
如何設計MAX13256電壓緩沖
摘要: MAX13256具有一個用于短路保護可調的過流閾值。難以設計為使用標準方法緩沖裝置。本應用筆記介紹如何設計為MAX13256電壓緩沖,同時考慮到限流功能。
Abstract:
Key words :

  該MAX13256是一個綜合初級端控制器用于隔離電源電路。該器件具有雙推挽驅動,ST1和ST2,以驅動外部變壓器。此驅動器的計劃可能會導致大的瞬態(tài)電壓尖峰漏的電源開關。電壓尖峰發(fā)生的原因寄生電感,再加上在功率FET輸出寄生電容,形成一個諧振電路。無人看管,這些大的電壓尖峰可以增加對內部開關的壓力,還可以增加電磁干擾(EMI)由制度造成的。 正常運行時,內部二極管鉗位電壓,漏一個二極管高于V下降DD或低于地面在切換。然而,由于速度非常快短路檢測和響應,大電壓尖峰可能發(fā)生在ST1和ST2在短路事件。圖1顯示了在一個典型的短路ST1和ST2對美評估板輸出。正如可以在圖中可見,只要42V的高電壓尖峰會發(fā)生(與電源電壓為28V),冒著損壞內部FET和降低效率。較大的電壓尖峰會發(fā)生較高的電源電壓。詳細圖片(PDF,1.5MB)圖1。該MAX13256 ST1(CH1)和ST2(CH2)在短路輸出。 一個簡單的RC網絡(所示圖2)添加到每個漏(ST1和ST2)可用于抑制這些電壓尖峰,但MAX13256的電流限制功能使得它很難設計的緩沖器使用標準的方法。圖2。。簡單的RC緩沖器的MAX13256 為了適應當前的限制,我們必須修改的典型緩沖設計過程略:  

圖1。 該MAX13256 ST1(CH1)和ST2(CH2)輸出時短路。

 

  

圖2。 簡單的RC緩沖器的MAX13256。

 

  計算的MAX13256電流限制,使用下列公式:

  LIMIT(毫安)= 650(毫伏)/ R TH(KΩ)

  最小緩沖電阻是由這個電流限制。計算緩沖電阻,R 受冷落,使用下面的公式:

  ? = V PEAK / I LIMIT

  其中V PEAK是對ST1/ST2峰值電壓在短路事件。一定要使用正確的探測技術,當測量V 峰值,以確保探測盡量靠近MAX13256 IC的ST1/ST2電壓盡可能,保持地線短,并用適當的探針準確的讀數帶寬,以避免錯誤的讀數。

  隨著地方電阻,加緩沖電容。您將需要調整緩沖電容值,直到上ST1/ST2峰值電壓低于40V以下。一個良好的開始值是200pF的。

  例如:

  對于這個例子中,MAX13256是連接到一個1:1的變壓器,在上一個內部評估電路板全波整流器配置。V DD是36V。 衡量ST1/ST2在短路條件下的最大峰值約為49V(圖3)。詳細圖片(PDF,1.4MB)圖3。該ST1(CH1)和ST2(CH2)在短路條件下的電壓尖峰 使用的1kΩ的限流電阻,我們可以預期的650毫安(典型值)電流限制,可以計算R 如下:

圖3。 該ST1(CH1)和ST2(CH2)在短路條件電壓尖峰。

 

  ? = 49V/0.65A =75Ω

  請注意,此值可能需要調整略有如果實際設備的電流限制比650毫安少。對于我們的電路,我們用一個緩沖的91Ω電阻,以彌補稍低的實際電流限制。 顯示,220pF電容緩沖降低短路時的峰值電壓38.4V,一個270pF電容進一步降低了吸收峰電壓約38V,和一個330pF的電容減少了緩沖高峰至37V。 盡管他們保護在短路條件下的電路,緩沖器組件將在正常操作期間對電路的效率略有負面影響。正是因為這樣,小的元件值通常首選的原因。我們測量與輸出負載電路的效率:(1)無緩沖;(2)91Ω,220pF緩沖;(3)91Ω,270pF緩沖;及(4)91Ω,在ST1和ST2 330pF的緩沖(圖4)圖4。為MAX13256。效率與負載的測量 圖4清楚地表明,任何緩沖除了降低了電路的效率。該緩沖元件的實際大小(尤其是在這個例子中緩沖電容)將依賴于在正常運行負荷和效率與保護之間的權衡。在這種情況下,在不同的效率比為不同的緩沖電容值大負荷較小的負載更多。

  

圖4。 為MAX13256效率與負載的測量。
此內容為AET網站原創(chuàng),未經授權禁止轉載。