《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 業(yè)界動態(tài) > 萊迪思宣布推出新的混合信號設(shè)計軟件工具套件

萊迪思宣布推出新的混合信號設(shè)計軟件工具套件

PAC-Designer 5.0工具支持新的ispClock5400D器件系列,用更小的電源管理集成電路實現(xiàn)復(fù)雜的電源管理設(shè)計
2009-03-02
作者:萊迪思半導(dǎo)體公司

??? 萊迪思半導(dǎo)體公司(納斯達(dá)克股票代碼:LSCC)2009年2月23日宣布推出支持新器件并提升了性能的PAC-Designer5.0版本混合信號設(shè)計工具套件。現(xiàn)在PAC-Designer 5.0軟件支持新的在系統(tǒng)可編程集成電路ispClock? 5400D器件系列,該系列器件最適合于需要低成本SERDES參考時鐘和分配高速差分時鐘的應(yīng)用。?

???“PAC - Designer工具套件不斷滿足了電路板設(shè)計工程師想用易于使用的工具來解決優(yōu)化時鐘和電源管理設(shè)計的需求, ”萊迪思公司副總裁兼低密度和混合信號解決方案的總經(jīng)理Chris Fanning說道,“萊迪思的電源管理器件能夠以較低的成本整合各種電源管理功能,如熱插拔、定序、監(jiān)控和產(chǎn)生復(fù)位信號,且這些器件都具有在系統(tǒng)可編程功能。最新發(fā)布的器件系列使用更小的器件整合更加復(fù)雜的電源管理功能,從而進(jìn)一步降低了實現(xiàn)電源管理設(shè)計的成本。 ”?

?

??? ispClock5400D設(shè)計支持

??? PAC - Designer環(huán)境擁有基于原理圖的交互式圖形用戶界面,使ispClock5400D的設(shè)計輸入和驗證更加方便,設(shè)計人員可以對ispClock器件的所有選項做出選擇,如參考頻率、輸出緩沖驅(qū)動器類型和分壓器設(shè)置。ispClock5400D器件的可編程模擬功能塊,如FlexiClock? I / O和CleanClock ?鎖相環(huán)易于修改以適應(yīng)各種不同電路板的要求。?

?

??? 提升性能?

??? 萊迪思的ispPAC 電源管理器件整合了可編程模擬器件技術(shù)和可編程邏輯器件(PLD) 技術(shù)以支持?jǐn)?shù)字電源管理解決方案。PAC-Designer 5.0軟件包括一個升級的LogiBuilder元件,它可以減少PLD核心宏單元30-50 %的邏輯資源消耗?,F(xiàn)在LogiBuilder支持用并行輸出表示的定序器指令。這個指令的風(fēng)格可以大大地減少實現(xiàn)用于智能電源定序的嵌入式狀態(tài)機(jī)所需宏單元的數(shù)目。?

?

??? 關(guān)于萊迪思的PAC - Designer工具套件

???? PAC - Designer工具套件是針對萊迪思的ispPAC?器件的設(shè)計和驗證工具。PAC - Designer軟件擁有一個完整的設(shè)計環(huán)境,集成了支持器件的設(shè)計、實現(xiàn)、仿真和編程。?

?

??? 價格與供貨情況

?????可立即從萊迪思網(wǎng)站上免費(fèi)下載Windows版的萊迪思的PAC - Designer軟件,http://www.latticesemi.com/products/designsoftware/pacdesigner/index.cfm

?

??? 關(guān)于萊迪思半導(dǎo)體公司

??? 萊迪思半導(dǎo)體公司提供創(chuàng)新的FPGA、PLD和混合信號可編程邏輯解決方案。要了解更詳細(xì)的信息,請訪問www.latticesemi.com
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。