頭條 基于FPGA的梳狀譜通信干擾信號設(shè)計與研究 為了有效測試通信電臺的實際抗干擾性能,提出了一種基于FPGA的高斯白噪聲梳狀譜干擾信號設(shè)計方案,相比傳統(tǒng)隨機(jī)相位調(diào)頻梳狀譜干擾,在對抗寬帶通信系統(tǒng)時干擾效果更強(qiáng)。該方案以FPGA為核心,通過改進(jìn)Ziggurat算法和DDS技術(shù)實現(xiàn)梳狀譜干擾信號的生成,在滿足高速、高性能的同時,具有較強(qiáng)的靈活性。并通過DA芯片輸出,實現(xiàn)了3~11個梳狀譜信號的生成。實驗結(jié)果表明:生成的梳狀譜干擾信號頻率控制誤差小于0.001%,干擾效果量化一個指標(biāo)。 最新視頻 【視頻】模擬器件AFE5805 用于超聲波的 8 通道模擬前端 TI 模擬器件AFE5805 用于超聲波的 8 通道模擬前端 發(fā)表于:5/23/2011 【視頻】TI C6474多核處理器在醫(yī)療應(yīng)用領(lǐng)域 TI C6474多核處理器在醫(yī)療應(yīng)用領(lǐng)域 發(fā)表于:5/23/2011 【視頻】超聲波掃描轉(zhuǎn)換演示OMAP3530 EVM TI超聲波掃描轉(zhuǎn)換演示OMAP3530 EVM 發(fā)表于:5/23/2011 【視頻】德州儀器推出達(dá)芬奇DM812x IP網(wǎng)絡(luò)攝像機(jī)參考設(shè)計 本視頻介紹了德州儀器新進(jìn)推出的基于達(dá)芬奇DM8127處理器的網(wǎng)絡(luò)攝像機(jī)應(yīng)用參考設(shè)計。 發(fā)表于:5/18/2011 【視頻】如何利用FPGA的性能優(yōu)勢實現(xiàn)DSP和視頻應(yīng)用 賽靈思在線座談:如何利用FPGA的性能優(yōu)勢實現(xiàn)DSP和視頻應(yīng)用 發(fā)表于:5/13/2011 【視頻】針對 Virtex-6 和 Spartan-6 FPGA 設(shè)計的低功耗解決方案 Xilinx 針對 Virtex-6 和 Spartan-6 FPGA 設(shè)計的低功耗解決方案 發(fā)表于:5/13/2011 【視頻】兼容光傳輸要求的高性能串行鏈接 賽靈思在線座談:兼容光傳輸要求的高性能串行鏈接,構(gòu)建符合光學(xué)標(biāo)準(zhǔn)的高性能10G、100G和400G串行鏈接, 發(fā)表于:5/12/2011 【視頻】德州儀器(TI)多串高功率LED參考設(shè)計 此設(shè)計采用三個階段方法(具有通用輸入升壓 PFC 階段和低側(cè)降壓階段),提供了受控制的電流源和半橋接 DC 轉(zhuǎn)換階段,可以為 4 個 LED 燈串提供隔離。 發(fā)表于:5/10/2011 【視頻】如何使用即插即用IP提升FPGA設(shè)計生產(chǎn)力(Xilinx) 賽靈思在線座談:如何使用即插即用IP提升FPGA設(shè)計生產(chǎn)力 發(fā)表于:5/10/2011 【視頻】如何利用部分可重配置技術(shù)優(yōu)化您的FPGA系統(tǒng)(Xilinx) 賽靈思在線座談:如何利用部分可重配置技術(shù)優(yōu)化您的FPGA系統(tǒng) 發(fā)表于:5/9/2011 ?…81828384858687888990…?