多碼率、多碼長LDPC譯碼器的設計與實現(xiàn)
所屬分類:技術論文
上傳者:aet
文檔大?。?span>374 K
標簽: IEEE 802.16e標準 TDMP LDPC碼譯碼器
所需積分:0分積分不夠怎么辦?
文檔介紹:針對IEEE802.16e標準,基于層譯碼算法(TDMP)提出了一種適用于多碼率、多碼長的LDPC碼譯碼器結構。該譯碼器采用半并行化和流水線設計,可以在保證電路靈活性的同時提高譯碼吞吐量。利用Xilinx公司的ISE工具進行綜合仿真,使用的FPGA芯片為Virtex4-xc4vfx12-sf363-12,最大工作頻率為170.278 MHz,譯碼吞吐量可達到128.77 Mb/s。最后,通過搭建軟硬件協(xié)同驗證平臺驗證設計的正確性,并將驗證的結果與Matlab仿真結果進行了對比。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。