LED驅動芯片中提升視覺刷新率的邏輯電路設計 | |
所屬分類:參考設計 | |
上傳者:aet | |
文檔大小:525 K | |
標簽: CPLD | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:為了提高LED顯示屏的視覺刷新率,在LED驅動芯片內部設計了控制燈導通時間的邏輯電路。利用m序列設計了一個新穎的63計數(shù)器,并在此基礎上得到4種不同的計數(shù)模式。通過脈沖打散,將一個影像的導通時間分散成數(shù)個較短的導通時間,最高可將刷新率提升至64倍。在MAX+PlusⅡ下進行的仿真實驗證明了該設計的可行性。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2