基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法 | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大小:298 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:提出了一種基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法。介紹了現(xiàn)有分頻方法的局限性,提出一種新的基于兩級(jí)計(jì)數(shù)器的分頻實(shí)現(xiàn)方法,給出該方法的設(shè)計(jì)原理以及實(shí)現(xiàn)框圖,利用軟件對(duì)電路進(jìn)行仿真,由仿真結(jié)果可以看出該方法可有效實(shí)現(xiàn)輸入信號(hào)頻率的小數(shù)調(diào)整,最后分析了方法的優(yōu)缺點(diǎn)及其應(yīng)用領(lǐng)域。實(shí)驗(yàn)結(jié)果表明,設(shè)計(jì)方法能夠高精度地完成對(duì)信號(hào)頻率的微調(diào),并且頻率轉(zhuǎn)換時(shí)間被縮短到2.56 μs。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2