| AD9523-1:低抖動時鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 | |
| 所屬分類:數(shù)據(jù)手冊 | |
| 上傳者:ADI | |
| 文檔大?。?span>1051 K | |
| 標(biāo)簽: 接口IC | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:AD9523提供低功耗、多路輸出時鐘分配功能,具有低抖動性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。AD9523旨在滿足長期演進(jìn)(LTE)和多載波GSM基站設(shè)計(jì)的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴(yán)格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉(zhuǎn)換器信噪比(SNR)性能。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2