基于FPGA流水線分布式算法的FIR濾波器的實現(xiàn)
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>336 K
所需積分:0分積分不夠怎么辦?
文檔介紹:提出了一種采用現(xiàn)場可編程門陣列器件(FPGA)并利用窗函數(shù)法實現(xiàn)線性FIR數(shù)字濾波器的設(shè)計方案,并以一個十六階低通FIR數(shù)字濾波器電路的實現(xiàn)為例說明了利用Xilinx公司的Virtex-E系列芯片的設(shè)計過程。對于在FPGA中實現(xiàn)FIR濾波器的關(guān)鍵——乘加運算,給出了將乘加運算轉(zhuǎn)化為查找表的分布式算法。設(shè)計的電路通過軟件進行了驗證并進行了硬件仿真,結(jié)果表明:電路工作正確可靠,能滿足設(shè)計要求。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。