基于FPGA流水線分布式算法的FIR濾波器的實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>336 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:提出了一種采用現(xiàn)場(chǎng)可編程門陣列器件(FPGA)并利用窗函數(shù)法實(shí)現(xiàn)線性FIR數(shù)字濾波器的設(shè)計(jì)方案,并以一個(gè)十六階低通FIR數(shù)字濾波器電路的實(shí)現(xiàn)為例說明了利用Xilinx公司的Virtex-E系列芯片的設(shè)計(jì)過程。對(duì)于在FPGA中實(shí)現(xiàn)FIR濾波器的關(guān)鍵——乘加運(yùn)算,給出了將乘加運(yùn)算轉(zhuǎn)化為查找表的分布式算法。設(shè)計(jì)的電路通過軟件進(jìn)行了驗(yàn)證并進(jìn)行了硬件仿真,結(jié)果表明:電路工作正確可靠,能滿足設(shè)計(jì)要求。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2