基于FPGA的正弦信號(hào)發(fā)生器設(shè)計(jì) | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大?。?span>245 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了一種基于FPGA的正弦信號(hào)發(fā)生器的系統(tǒng)設(shè)計(jì).采用直接數(shù)字頻率合成技術(shù)(DDS)借助8位高速數(shù)模轉(zhuǎn)換器件DAC908輸出正弦信號(hào),進(jìn)一步通過低通濾波器還原,由末級(jí)功放輸出驅(qū)動(dòng)50歐姆負(fù)載.在改進(jìn)的DDS算法結(jié)構(gòu)基礎(chǔ)上,系統(tǒng)的復(fù)雜度降低,更趨于模塊化,產(chǎn)生的波形頻率更準(zhǔn)確,且輸出信號(hào)范圍為DC到10MHz,頻率分辨率達(dá)到0.1Hz.性能測試結(jié)果表明,該系統(tǒng)可靠,快速,輸出信號(hào)的頻率具有高精度,高穩(wěn)定度. | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2