基于FPGA的PLL頻率合成器 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>3489 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:應(yīng)用FPGA,采用PLL頻率合成技術(shù),結(jié)合教學(xué)實(shí)驗(yàn)平臺(tái)的需要,設(shè)計(jì)出了一個(gè)整數(shù)/半整數(shù)頻率合成器,輸出范圍為1kHz~999.5kHz,步進(jìn)頻率可達(dá)到0.5kHz。與以前的教學(xué)實(shí)驗(yàn)裝置相比,系統(tǒng)在性能指標(biāo)、直觀性等方面都有所提高,不僅可以用于教學(xué)實(shí)驗(yàn),還可以用作頻率源、頻率計(jì)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2