一種新的混沌隨機(jī)數(shù)生成器實(shí)現(xiàn)方案 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>2137 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:提出了一種基于時(shí)鐘相位抖動(dòng)的混沌隨機(jī)數(shù)產(chǎn)生器,并在Xilinx FPGA開(kāi)發(fā)板上實(shí)現(xiàn)并進(jìn)行了測(cè)試。測(cè)試結(jié)果表明,最高輸出速率達(dá)8Mbps,實(shí)現(xiàn)了設(shè)計(jì)要求。硬件結(jié)構(gòu)簡(jiǎn)單,并且該RNG的輸入源不受電路噪聲源的影響,易于今后的IC實(shí)現(xiàn)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2