基于FPGA的高速采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>2709 K
所需積分:0分積分不夠怎么辦?
文檔介紹:給出了高速采集系統(tǒng)的實(shí)現(xiàn)架構(gòu)及控制原理,并在分析數(shù)據(jù)采集系統(tǒng)現(xiàn)狀的基礎(chǔ)上,針對(duì)高速采集系統(tǒng)存在的采集和傳輸速度、資源利用不合理以及硬件成本偏高等問(wèn)題,給出了一種共享總線、同步采集、分時(shí)讀取的方法。實(shí)踐表明,采用該方法提高了系統(tǒng)的采集和傳輸速度,實(shí)現(xiàn)了對(duì)多通道、高分辨率并行A/D同步采集的有效控制,節(jié)省了FPGA系統(tǒng)資源,降低了硬件成本。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。