基于FPGA的實(shí)時(shí)心電監(jiān)護(hù)系統(tǒng)設(shè)計(jì)
所屬分類:技術(shù)論文
上傳者:aet
文檔大小:1882 K
所需積分:0分積分不夠怎么辦?
文檔介紹:介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的實(shí)時(shí)心電監(jiān)護(hù)系統(tǒng)。該系統(tǒng)采用FPGA為中央數(shù)字處理器,采用硬件描述語言(VHDL)進(jìn)行結(jié)構(gòu)化設(shè)計(jì),實(shí)現(xiàn)了心電信號(hào)(ECG)的實(shí)時(shí)采集、處理和傳送。同時(shí)還在芯片內(nèi)集成了數(shù)字濾波和數(shù)據(jù)壓縮存儲(chǔ)算法,實(shí)現(xiàn)心電信號(hào)的實(shí)時(shí)處理和壓縮。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。