基于FPGA的實時心電監(jiān)護系統(tǒng)設(shè)計 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:1882 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了一種基于現(xiàn)場可編程門陣列(FPGA)的實時心電監(jiān)護系統(tǒng)。該系統(tǒng)采用FPGA為中央數(shù)字處理器,采用硬件描述語言(VHDL)進行結(jié)構(gòu)化設(shè)計,實現(xiàn)了心電信號(ECG)的實時采集、處理和傳送。同時還在芯片內(nèi)集成了數(shù)字濾波和數(shù)據(jù)壓縮存儲算法,實現(xiàn)心電信號的實時處理和壓縮。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2