自適應(yīng)同步器的FPGA實現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:172 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹: 提出了一種采用FPGA實現(xiàn)自適應(yīng)同步器的設(shè)計。該同步器利用采樣時鐘與輸入數(shù)據(jù)的周期特性,預(yù)測時鐘與數(shù)據(jù)的相位關(guān)系,自適應(yīng)地選擇時鐘上升沿或下降沿鎖存,使數(shù)據(jù)變化避開時鐘沿的亞穩(wěn)態(tài)窗,降低出現(xiàn)亞穩(wěn)態(tài)的概率。該同步器設(shè)計選用Xilinx公司的FPGA,應(yīng)用Synplify綜合工具和ISE提供的約束功能,僅用16個SLICE資源。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2