高階∑△ADC中的抽取濾波器的設(shè)計 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>207 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:從電路實現(xiàn)和降低功耗的角度出發(fā),優(yōu)化并改進了梳狀濾波器結(jié)構(gòu),同時設(shè)計了FIR補償濾波器對其通帶衰減進行補償,通過合理的硬件電路安排來節(jié)省面積、提高速度,最終完成了高階∑△ADC中的抽取濾波器的設(shè)計。經(jīng)過Matlab仿真,該濾波器阻帶衰減為-65dB,通帶紋波為±0.05dB,過渡帶為0.454fs~0.583fs,經(jīng)過VerilogXL和系統(tǒng)驗證,該濾波器完全滿足 ∑△ADC的系統(tǒng)要求。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2