基于DSP EMIF口及FPGA設(shè)計并實現(xiàn)多DSP 嵌入式系
所屬分類:技術(shù)論文
上傳者:aet
文檔大小:220 K
所需積分:0分積分不夠怎么辦?
文檔介紹:在實時圖像處理、雷達信號處理、軟件無線電、電子對抗、3G數(shù)值仿真計算中,單DSP無法滿足實時性和高速運算量要求,往往需要多DSP進行協(xié)同處理。本文針對DSP的EMIF接口和FPGA的特點,設(shè)計8個DSP 通信的嵌入式系統(tǒng)。試驗結(jié)果表明,所設(shè)計的多DSP通信的嵌入式系統(tǒng),工作性能穩(wěn)定,數(shù)據(jù)處理能力強,適用于高端的雷達信號處理、電子對抗、超聲圖像處理等場合。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。