頭條 Microchip宣布對FPGA產(chǎn)品降價(jià)30% 5月20日消息,據(jù)EEnews europe報(bào)道,芯片大廠Microchip已將其 Polarfire FPGA 和片上系統(tǒng) (SoC) 的價(jià)格降大幅低了30%。 最新資訊 獲諾獎(jiǎng)法國化學(xué)家為分子機(jī)器先驅(qū) 稱該領(lǐng)域具無限可能性 分別來自法國、美國和荷蘭的三位科學(xué)家讓-皮埃爾·索瓦吉、弗雷舍·斯托達(dá)特和貝爾納·菲爾林因在分子學(xué)領(lǐng)域的研究而共同獲得2016年度諾貝爾化學(xué)獎(jiǎng)。他們的研究成果為發(fā)展“納米機(jī)器”即超微型機(jī)器奠定了基礎(chǔ)。 發(fā)表于:10/8/2016 研究人員開發(fā)出全球最小晶體管 摩爾定律仍將長期生效 美國勞倫斯伯克力國家實(shí)驗(yàn)室(以下簡稱“伯克力實(shí)驗(yàn)室”)教授阿里-加維(Ali Javey)領(lǐng)導(dǎo)的一個(gè)研究小組日前利用碳納米管和一種稱為二硫化鉬的化合物開發(fā)出了全球最小的晶體管。 發(fā)表于:10/8/2016 智能家居進(jìn)入瓶頸期 如何繼續(xù)前行 在伴隨著智能手機(jī)成為消費(fèi)者矚目的焦點(diǎn)之后,智能家居領(lǐng)域并沒有如大家想象的一樣出現(xiàn)“大躍進(jìn)”式的快速普及。反而只在不斷的話題當(dāng)中不斷地被消費(fèi)者所質(zhì)疑。越來越多的人開始質(zhì)疑起智能家居的可行性。更有人直接否定它,認(rèn)為智能家居只不過是智能系統(tǒng)背景之下誕生的一個(gè)“偽概念”。 發(fā)表于:10/8/2016 揭底“新材料之王”石墨烯的虛與實(shí) “新材料之王”、“萬能石”、“超級材料”、“黑金”、“人類最強(qiáng)晶體”……這些炫目的名詞都指向同一種事物——石墨烯。 發(fā)表于:10/8/2016 中國VR如何從虛擬走進(jìn)現(xiàn)實(shí) VR離現(xiàn)實(shí)越來越近。作為PC端或者主機(jī)端VR頭盔的代表,Sony PlayStation VR、Oculus Rift、HTC Vive今年先后發(fā)布消費(fèi)級產(chǎn)品,占據(jù)了體驗(yàn)高地;VR一體機(jī)或者VR分體機(jī)雖然存在諸多弊病,但也有廠商推出了一些產(chǎn)品;作為入門級的產(chǎn)品——手機(jī)VR也將有比較大革新,谷歌Daydream計(jì)劃預(yù)計(jì)很快將實(shí)施。由此,虛擬現(xiàn)實(shí)的大幕漸漸拉開,甚至有觀點(diǎn)稱,VR產(chǎn)業(yè)已經(jīng)由“概念論證”進(jìn)入“爆發(fā)增長”的臨界點(diǎn)。 發(fā)表于:10/8/2016 機(jī)器視覺 為視頻監(jiān)控帶來了哪些改變 視覺,是人類感知客觀世界的主要信號來源。在信號處理理論與計(jì)算機(jī)出現(xiàn)以后,人們試圖用攝像機(jī)獲取環(huán)境圖像并轉(zhuǎn)換成數(shù)字信號,用計(jì)算機(jī)實(shí)現(xiàn)對視覺信息處理的全過程。這種使計(jì)算機(jī)能夠通過一幅或幅圖像認(rèn)識周圍環(huán)境信息的研究目標(biāo),正是機(jī)器視覺。 發(fā)表于:10/8/2016 打造LED產(chǎn)業(yè)廣東“芯” 東莞集聚人才助力城市轉(zhuǎn)型 “世界工廠也是產(chǎn)學(xué)研的沃土,我們的項(xiàng)目在這里生根、發(fā)芽,如今發(fā)展很好。”年過七旬的中國科學(xué)院院士、知名物理學(xué)家甘子釗講起研究項(xiàng)目在東莞發(fā)展的情況時(shí),語氣中充滿著肯定。 發(fā)表于:10/8/2016 A10X能否強(qiáng)到讓蘋果放棄Intel 一直以來,都有傳聞指蘋果有意在Mac上放棄Intel的處理器,只是由于ARM架構(gòu)處理器架構(gòu)的性能一直都與Intel的處理器性能相差太遠(yuǎn),因此就一直都是傳聞,如今蘋果自家的A10X處理器性能接近Intel的酷睿i處理器讓這種可能性大增。 發(fā)表于:10/8/2016 指紋識別備受寵愛 未來將進(jìn)軍全新智能領(lǐng)域 隨著互聯(lián)網(wǎng)及移動(dòng)支付的普及,個(gè)人信息安全也日益重要,指紋識別逐漸從行業(yè)(金融、公安、教育等)應(yīng)用拓展到終端消費(fèi)市場,并逐漸成為主流智能設(shè)備的標(biāo)配。 發(fā)表于:10/8/2016 基于G3-PLC的RS譯碼器的設(shè)計(jì)與實(shí)現(xiàn) 針對G3-PLC物理層信道編碼的要求,設(shè)計(jì)了一種RS譯碼器。為了解決譯碼過程中有限域乘法器存在的連線復(fù)雜、運(yùn)算速度慢等問題,設(shè)計(jì)了一種查表運(yùn)算。采用該查表運(yùn)算可以快速實(shí)現(xiàn)有限域的乘法運(yùn)算,并且可以簡化BerlekampMassey (BM)迭代過程中的求逆運(yùn)算,使得用傳統(tǒng)的BM迭代就可以高效地實(shí)現(xiàn)RS譯碼。結(jié)合FPGA平臺,利用Verilog硬件描述語言和Vivado軟件對譯碼器進(jìn)行設(shè)計(jì)與實(shí)現(xiàn)。時(shí)序仿真結(jié)果與綜合結(jié)果表明,該譯碼器資源占用率低,能夠在100 MHz系統(tǒng)時(shí)鐘下進(jìn)行有效譯碼。 發(fā)表于:10/7/2016 ?…1017101810191020102110221023102410251026…?