《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > ISE 設(shè)計(jì)套件 10.1 簡介

ISE 設(shè)計(jì)套件 10.1 簡介

2008-04-11
作者:賽靈思公司

    ISE 設(shè)計(jì)套件" title="設(shè)計(jì)套件">設(shè)計(jì)套件 10.1 提供了一個(gè)用于邏輯、嵌入式和/或 DSP 設(shè)計(jì)的集成環(huán)境。
    ISE 設(shè)計(jì)套件 10.1 是 Xilinx 推出的業(yè)內(nèi)領(lǐng)先設(shè)計(jì)工具" title="設(shè)計(jì)工具">設(shè)計(jì)工具的最新版本,提供了完美的設(shè)計(jì)性能和生產(chǎn)率組合。無論您的設(shè)計(jì)是需要靈活的嵌入式處理解決方案、DSP 開發(fā)專用流程,還是最佳的高性能" title="高性能">高性能邏輯,ISE 設(shè)計(jì)套件10.1均能幫您迅速實(shí)現(xiàn)設(shè)計(jì)目標(biāo)。


    ISE 設(shè)計(jì)套件整合了 Xilinx 的嵌入式、DSP 和邏輯設(shè)計(jì)" title="邏輯設(shè)計(jì)">邏輯設(shè)計(jì)的設(shè)計(jì)工具。它包含:

  • ISE Foundation 軟件
  • ISE WebPACK 軟件(免費(fèi)下載)
  • 帶有 ISE 仿真器的 ISE Foundation 軟件
  • Platform Studio 和嵌入式開發(fā)套件(EDK)
  • PlanAhead 設(shè)計(jì)和分析工具與 PlanAhead Lite
  • ChipScope Pro 工具
  • ChipScope Pro 串行 I/O 工具套件
  • System Generator for DSP
  • AccelDSP 綜合工具

    用于下列設(shè)計(jì)的 ISE 設(shè)計(jì)套件 10.1 的最新消息:
    FPGA 邏輯設(shè)計(jì)
    嵌入式設(shè)計(jì)
    DSP 設(shè)計(jì)


    下載 免費(fèi)試用 60 天的 ISE 設(shè)計(jì)套件 10.1 內(nèi)的任何產(chǎn)品,并立即著手設(shè)計(jì)!


    ISE 設(shè)計(jì)套件 10.1 提供:

  • 終極生產(chǎn)率
  • 最佳系統(tǒng)性能" title="系統(tǒng)性能">系統(tǒng)性能
  • 世界級(jí) FPGA 設(shè)計(jì)解決方案

    終極生產(chǎn)率


   ISE 設(shè)計(jì)套件 10.1 能夠幫您更快地實(shí)現(xiàn)設(shè)計(jì)目標(biāo)

    ISE 設(shè)計(jì)套件 10.1 整合了您實(shí)現(xiàn)設(shè)計(jì)目標(biāo)所需的全部工具??梢酝ㄟ^下載或者 DVD 獲得 ISE 設(shè)計(jì)套件。ISE 設(shè)計(jì)套件 10.1 利用下列特性實(shí)現(xiàn)了終極生產(chǎn)率: 
  

  • 集成式前端到后端 FPGA IP 目錄和具有統(tǒng)一的協(xié)同工作能力的設(shè)計(jì)工具套件
  • 針對(duì) DSP、嵌入式和邏輯設(shè)計(jì)的特定領(lǐng)域設(shè)計(jì)采集
  • 通過定制和集成優(yōu)化的 IP 庫加快系統(tǒng)開發(fā)

    最佳系統(tǒng)性能


    結(jié)合 Virtex-5 或 Spartan-3 FPGA 系列,ISE 設(shè)計(jì)套件 10.1 實(shí)現(xiàn)了最佳系統(tǒng)性能
 
    借助于 ISE 設(shè)計(jì)套件 10.1,Xilinx 提供了業(yè)內(nèi)最全面的設(shè)計(jì)解決方案,從而獲得了最佳結(jié)果。ISE 設(shè)計(jì)套件 10.1 提供: 
  

  • 優(yōu)化的設(shè)計(jì)工具,可以將面積最小化,同時(shí)將 Virtex-5 和 Spartan-3 系列平臺(tái) FPGA 的性能最大化
  • 設(shè)計(jì)者控制,簡化了整個(gè)開發(fā)過程內(nèi)應(yīng)用的各部分同時(shí)提高了效率
  • 集成設(shè)計(jì)環(huán)境,無需犧牲功耗即可實(shí)現(xiàn)高性能

世界級(jí) FPGA 設(shè)計(jì)解決方案
    通過 ISE 設(shè)計(jì)套件 10.1,Xilinx 讓您能夠立即獲得用于邏輯、嵌入式或 DSP 設(shè)計(jì)的設(shè)計(jì)工具的最新版本

 

    ISE 設(shè)計(jì)套件 10.1 提供了業(yè)內(nèi)獨(dú)有的解決方案,可以滿足您的設(shè)計(jì)需求: 
  

  • 邏輯設(shè)計(jì)工具,為性能更高、功耗更低的設(shè)計(jì)提供了最佳時(shí)序收斂
  • 自動(dòng)嵌入式設(shè)計(jì)向?qū)В涌炝碎_發(fā)過程和面市時(shí)間
  • 為算法、系統(tǒng)和硬件開發(fā)人員量身打造的 DSP 設(shè)計(jì)流程與 IP


    ISE 設(shè)計(jì)套件提供了針對(duì)邏輯、嵌入式和 DSP 設(shè)計(jì)的最佳解決方案。
  

  • 邏輯設(shè)計(jì) - 提供了最佳的時(shí)序收斂,從而實(shí)現(xiàn)了性能更高、功耗更低的設(shè)計(jì)
  • 嵌入式系統(tǒng) - 設(shè)計(jì)向?qū)Ъ涌炝颂幚黹_發(fā),并縮短了面市時(shí)間
  • DSP 設(shè)計(jì) - 為算法、系統(tǒng)及硬件開發(fā)人員量身打造的流程和 IP

 


    嵌入式設(shè)計(jì)工具
     Platform Studio 和 EDK
     由嵌入式處理工具、MicroBlaze 軟處理器核、IP、軟件庫和設(shè)計(jì)發(fā)生器組成的集成開發(fā)環(huán)境。

    DSP 設(shè)計(jì)工具
     System Generator for DSP
     利用 MathWorks 公司的產(chǎn)品實(shí)現(xiàn)高性能 DSP 系統(tǒng)的開發(fā)
     AccelDSP 綜合工具
     System Generator for DSP 的選項(xiàng),實(shí)現(xiàn)了自上而下的、基于 MATLAB 語言的 DSP 設(shè)計(jì)方法

 

    邏輯設(shè)計(jì)工具
     ISE Foundation  軟件
     業(yè)內(nèi)最完整的可編程邏輯設(shè)計(jì)解決方案
     ISE  WebPACK  軟件
     針對(duì) Xilinx CPLD 或中密度 FPGA 設(shè)計(jì)的免費(fèi)解決方案。 
     ChipScope  Pro 工具
     用于 Xilinx FPGA 的領(lǐng)先實(shí)時(shí)調(diào)試和驗(yàn)證工具。
     ChipScope Pro 串行 IO 工具套件
     可選附件,能夠快速而輕松地設(shè)置串行 IO 通道。 
     PlanAhead  設(shè)計(jì)分析工具
     一個(gè)直觀的環(huán)境,能夠提供更快、更有效的解決方案,從而實(shí)現(xiàn)性能目標(biāo)。
     ISE 仿真器
     集成了 ISE Foundation 的、完整的、特性齊全的 HDL 仿真器。 
     ModelSim Xilinx Edition-III(MXE-III)
     業(yè)內(nèi)最常用的仿真環(huán)境的低成本版本。 
     ISE Classics
     免費(fèi)提供先前推出的 ISE 軟件工具集。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。