《電子技術應用》
您所在的位置:首頁 > 通信與網(wǎng)絡 > 業(yè)界動態(tài) > Cadence Encounter Power System為高級節(jié)點設計提供新一代功率完整性與簽收分析功能

Cadence Encounter Power System為高級節(jié)點設計提供新一代功率完整性與簽收分析功能

對應CPF的Encounter Power System拓展Cadence低功耗領先地位,有著功能完善的功率完整性、時序與信號完
2008-09-09
作者:Cadence設計系統(tǒng)公司
?

全球電子設計創(chuàng)新領導廠商Cadence設計系統(tǒng)公司(納斯達克: CDNS),今天公布了Cadence Encounter Power System,這是新一代的功率完整性" title="功率完整性">功率完整性與分析解決方案,用于數(shù)字實現(xiàn)與簽收。Encounter Power System建立于Si2通用功率格式(CPF)的基礎之上,處于Cadence Low-Power Solution的核心地位,它提供了統(tǒng)一的界面和數(shù)據(jù)庫,用于時序、信號完整性、功率分析" title="功率分析">功率分析和診斷,在這些領域?qū)崿F(xiàn)設計即正確的優(yōu)化與簽收。該系統(tǒng)經(jīng)過領先的IC公司如富士通微電子" title="富士通微電子">富士通微電子、Cortina Systems、SiCortexTilera等在多個設計與工藝節(jié)點上進行測試。這些公司都表示大幅提高了生產(chǎn)力、精確性和性能。?

Encounter Power System通過在設計階段全面呈現(xiàn)時序和功率完整性,從而實現(xiàn)這些優(yōu)勢。統(tǒng)一的數(shù)據(jù)庫提供了快速的、全芯片的電源網(wǎng)格分析,以及改進的靜態(tài)和動態(tài)分析、電遷移、熱能分析和統(tǒng)計分析,包括來自封裝與電路板寄生的片上功率影響。?

在替換我們現(xiàn)役的簽收解決方案時,Cadence Encounter Power System為富士通參考設計流程提供的不僅僅是新的動態(tài)功率域電壓降分析能力,富士通微電子的技術開發(fā)部門總經(jīng)理Shoji Ichino說,它還為我們的最高級設計提供了真正的、全面的" title="面的">面的全芯片電源網(wǎng)格分析提供了上升的生產(chǎn)力、易用性和精確性,包括對晶體管、混合信號和模擬模塊的精確建模。”?

轉(zhuǎn)型到45納米設計就需要一些新的方法學,能夠從一個地方同時看到實現(xiàn)與簽收的功率情況。功率閉合將會需要考慮到互相依賴的電氣影響、芯片可變性和設計復雜性,帶有一個從設計和物理實現(xiàn)到最終簽收分析的功率意圖的統(tǒng)一視窗。Encounter Power System提供了貫穿整個設計流程的功能完善的、綜合的門級與柵格級功率完整性分析,包括版圖規(guī)劃、功率規(guī)劃、設計、實現(xiàn)、時鐘樹綜合、簽收與制造,在流程的每一個階段都得出一致的、相互關聯(lián)的、簽收質(zhì)量的結果。?

精確的電源網(wǎng)格分析是預流片簽收的一個關鍵部分。”SiCortex芯片開發(fā)部主管Dan Jackson說,“Encounter Power System提供了一個集成的解決方案,進行分析并集中應對設計中的任何有問題的區(qū)域。”?

我們很高興地看到眾多業(yè)界領先的公司都充滿熱情地迅速采用全新的Encounter Power System,”Cadence IC數(shù)字產(chǎn)品部主管David Desharnais,Encounter Power System的獨特而強大的基于CPF的集成功率分析、優(yōu)化與診斷能力,印證了我們在提供領先高級低功耗設計解決方案方面的的持續(xù)承諾。”?

結合Encounter Timing SystemEncounter Library Characterizer,Encounter Power System提供了集成的時序、SI、功率域統(tǒng)計定性與分析,采用通用的用戶界面、約束、指令、調(diào)試與報告。這種與Encounter數(shù)字IC設計平臺的緊密結合,讓Encounter Power System可以用來進行快速的假設分析、用去耦電容和電源開關ECOs進行設計優(yōu)化,以及最終簽收,這一切都可以在Encounter界面內(nèi)完成。?

關于Cadence ?

Cadence公司成就全球電子設計技術創(chuàng)新,并在創(chuàng)建當今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、設計方法和服務,來設計和驗證用于消費電子產(chǎn)品、網(wǎng)絡和通訊設備以及計算機系統(tǒng)中的尖端半導體器件、印刷電路板和電子系統(tǒng)。Cadence 2007年全球公司收入約16億美元,現(xiàn)擁有員工約5100名,公司總部位于美國加州圣荷塞市,公司在世界各地均設有銷售辦事處、設計中心和研究設施,以服務于全球電子產(chǎn)業(yè)。?

關于公司、產(chǎn)品及服務的更多信息,敬請瀏覽公司網(wǎng)站 www.cadence.com.cn?

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。