《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 電源技術(shù) > 設(shè)計(jì)應(yīng)用 > 電源完整性與地彈噪聲的高速PCB仿真
電源完整性與地彈噪聲的高速PCB仿真
摘要: 隨著信號(hào)的沿變化速度越來(lái)越快,今天的高速數(shù)字電路板設(shè)計(jì)者所遇到的問(wèn)題在幾年前看來(lái)是不可想象的。對(duì)于小于1納秒的信號(hào)沿變化,PCB板上電源層與地層間的電壓在電路板的各處都不盡相同,從而影響到IC芯片的供電,導(dǎo)致芯片的邏輯錯(cuò)誤。為了保證高速器件的正確動(dòng)作,設(shè)計(jì)者應(yīng)該消除這種電壓的波動(dòng),保持低阻抗的電源分配路徑
Abstract:
Key words :

隨著信號(hào)的沿變化速度越來(lái)越快,今天的高速數(shù)字電路板設(shè)計(jì)者所遇到的問(wèn)題在幾年前看來(lái)是不可想象的。對(duì)于小于1納秒的信號(hào)沿變化,PCB板上電源層與地層間的電壓在電路板的各處都不盡相同,從而影響到IC芯片的供電,導(dǎo)致芯片的邏輯錯(cuò)誤。為了保證高速器件的正確動(dòng)作,設(shè)計(jì)者應(yīng)該消除這種電壓的波動(dòng),保持低阻抗的電源分配路徑。
  
為此,你需要在電路板上增加退耦電容來(lái)將高速信號(hào)在電源層和地層上產(chǎn)生的噪聲降至最低。你必須知道要用多少個(gè)電容,每一個(gè)電容的容值應(yīng)該是多大,并且它們放在電路板上什么位置最為合適。一方面你可能需要很多電容,而另一方面電路板上的空間是有限而寶貴的,這些細(xì)節(jié)上的考慮可能決定設(shè)計(jì)的成敗。
  
反復(fù)試驗(yàn)的設(shè)計(jì)方法既耗時(shí)又昂貴,結(jié)果往往導(dǎo)致過(guò)約束的設(shè)計(jì)從而增加不必要的制造成本。使用軟件工具來(lái)仿真、優(yōu)化電路板設(shè)計(jì)和電路板資源的使用情況,對(duì)于要反復(fù)測(cè)試各種電路板配置方案的設(shè)計(jì)來(lái)說(shuō)是一種更為實(shí)際的方法。本文以一個(gè)xDSM(密集副載波多路復(fù)用)電路板的設(shè)計(jì)為例說(shuō)明此過(guò)程,該設(shè)計(jì)用于光纖 /寬帶無(wú)線網(wǎng)絡(luò)。軟件仿真工具使用Ansoft的SIwave,SIwave基于混合全波有限元技術(shù),可以直接從layout工具Cadence Allegro, Mentor Graphics BoardStation, Synopsys Encore和 Zuken CR-5000 Board Designer導(dǎo)入電路板設(shè)計(jì)。圖1是SIwave中該設(shè)計(jì)的PCB版圖。由于PCB的結(jié)構(gòu)是平面的,SIwave可以有效的進(jìn)行全面的分析,其分析輸出包括電路板的諧振、阻抗、選定網(wǎng)絡(luò)的S參數(shù)和電路的等效Spice模型。

                       圖1, SIwave中xDSM電路板的PCB版圖,左邊是兩個(gè)高速總線,右邊是三個(gè)Xilinx的FPGA。
  
xDSM電路板的尺寸,也就是電源層和地層的尺寸是11×7.2 英寸(28×18.3 厘米)。電源層和地層都是1.4mil厚的銅箔,中間被23.98mil厚的襯底隔開。
  
為了理解對(duì)電路板的設(shè)計(jì),首先考慮xDSM電路板的裸板(未安裝器件)特性。根據(jù)電路板上高速信號(hào)的上升時(shí)間,你需要了解電路板在頻域直到2GHz范圍內(nèi)的特性。圖2所示為一個(gè)正弦信號(hào)激勵(lì)電路板諧振于0.54GHz時(shí)的電壓分布情況。同樣,電路板也會(huì)諧振于0.81GHz和0.97GHz以及更高的頻率。為了更好地理解,你也可以在這些頻率的諧振模式下仿真電源層與地層間電壓的分布情況。
  
圖2所示在0.54GHz的諧振模式下,電路板的中心處電源層和地層的電壓差變化為零。對(duì)于一些更高頻率的諧振模式,情況也是如此。但并非在所有的諧振模式下都是如此,例如在1.07GHz、 1.64GHz和1.96 GHz的高階諧振模式下,電路板中心處的電壓差變化是不為零的。

                                        圖2, 正弦信號(hào)激勵(lì)電路板諧振于0.54GHz時(shí)的電壓分布情況。
  
找到零壓差變化點(diǎn)有助于我們將需要在短時(shí)間內(nèi)產(chǎn)生大量電流變化的器件放置于此。例如,如果要將一塊Xinlix的FPGA芯片放在電路板上,該芯片會(huì)在 0.2納秒內(nèi)產(chǎn)生2A的輸入電流變化。如此短時(shí)間內(nèi)的大電流變化將帶來(lái)電路板的電源完整性問(wèn)題,會(huì)使電路板產(chǎn)生各種模式的諧振,導(dǎo)致電源層和地層電壓的不均勻。然而,電路板中心處在某些諧振模式下具有零壓差變化的特性,因此將FPGA芯片放置于此可以避免電路板產(chǎn)生這些低頻的諧振模式。FPGA芯片不能激發(fā)這些低頻諧振模式,是由于從電路板的中心處將無(wú)法耦合至這些諧振模式。
  
圖3中的紫色曲線顯示的是當(dāng)位于電路板中心處的芯片從電源平面吸入電流時(shí)引起的諧振。事實(shí)上,峰值出現(xiàn)在高階的諧振頻率1.07GHz、1.64GHz和1.96GHz上,而不是低階的諧振頻率0.54GHz、0.81GHz和0.97GHz上,這正如我們所料。
 

 圖3, 紫色曲線顯示的是當(dāng)位于電路板中心處的芯片從電源平面吸入電流時(shí)引起的諧振;綠色曲線表示當(dāng)將芯片放置偏移中心位置時(shí)的響應(yīng)。
  
盡管器件的布局與放置的位置有助于減小電源完整性的問(wèn)題,但它們并不能解決所有的問(wèn)題。首先,你不能將所有的關(guān)鍵器件放在電路板的中心。通常情況下,器件放置的靈活性是有限的。其次,在任何給定的位置總有一些諧振模式會(huì)被激發(fā)。例如,圖3中綠色曲線表示當(dāng)你將芯片放置在沿某一坐標(biāo)軸偏移中心位置時(shí), 0.54GHz的諧振模式將被激發(fā)。成功的設(shè)計(jì)電路板的PDS(電源分配系統(tǒng))的關(guān)鍵在于在合適的位置增加退耦電容,以保證電源的完整性和在足夠?qū)挼念l率范圍內(nèi)保證地彈噪聲足夠小。
  
退耦電容
  
設(shè)想FPGA在0.2納秒的上升沿吸入2A的電流,此時(shí)電源電壓會(huì)暫時(shí)降低(壓降),而地平面電壓會(huì)暫時(shí)被拉高(地彈)。其變化幅度取決于電路板的阻抗和芯片偏置管腳處的用于提供電流的退耦電容(圖4a)。
  
由于電流的瞬變值為2A,電壓的瞬變值由V=Z×I決定,Z是從芯片端視出的阻抗,因此,為了避免電壓的尖峰波動(dòng),在從直流到信號(hào)帶寬的頻率范圍內(nèi),Z值必須低于某一門限值。(圖4b)

圖4,其變化幅度取決于電路板的阻抗和芯片偏置管腳處的用于提供電流的退耦電容;為了避免電壓的尖峰波動(dòng),在從直流到信號(hào)帶寬的頻率范圍內(nèi),Z值必須低于某一門限值。圖中虛線部分即為PDS阻抗應(yīng)該滿足的目標(biāo)區(qū)域。
  
在該設(shè)計(jì)中,為了保持電源完整性,電源—地的電壓波動(dòng)必須保持在標(biāo)準(zhǔn)值3.3V的5%以內(nèi)。因此噪聲不能大于0.05×3.3V=165 mV。可以據(jù)此按照歐姆定律計(jì)算出PDS的最大阻抗165mV/2A=82.5mΩ,圖4中虛線部分即為PDS阻抗應(yīng)該滿足的目標(biāo)區(qū)域。
  
對(duì)于最低頻率,通常是1kHz或者更低的頻率——電源滿足阻抗特性的要求,電源和地層的結(jié)構(gòu)通常不會(huì)破壞阻抗特性,因?yàn)樗鼈兂尸F(xiàn)低電阻與電感特性。而當(dāng)頻率高于1kHz時(shí),電流通路的互感大到足以使電壓超過(guò)限定值,根據(jù):

對(duì)于更高的頻率,退耦電容作為電源層與地層之間的低阻抗連接是必要的。需要滿足PDS阻抗要求的信號(hào)帶寬可由下式估計(jì):

在該設(shè)計(jì)中,其帶寬為1.75GHz。

為了達(dá)到這么寬的帶寬,通常需要在MHz信號(hào)區(qū)域放置很多高頻瓷片電容,在kHz信號(hào)區(qū)域放置體積較大的電解電容。這些電容矩陣與其它器件共同占用寶貴的電路板空間。在反復(fù)試驗(yàn)的設(shè)計(jì)方法中,物理原型是不可缺少的,而虛擬原型技術(shù)使設(shè)計(jì)者可以在不需要物理原型的基礎(chǔ)上解決這個(gè)問(wèn)題。
  
為PCB板設(shè)計(jì)PDS,例如此例中的xDSM板,使用SIwave可以在IC芯片處放置一個(gè)端口,計(jì)算電路板在適當(dāng)帶寬內(nèi)的輸入阻抗。圖5中紅色曲線顯示的是電路板上無(wú)電容時(shí)的阻抗。阻抗軸與頻率軸都取對(duì)數(shù)坐標(biāo)。仿真顯示了電路板本身電容的影響而忽略了經(jīng)過(guò)電源的低感應(yīng)電流回路。從圖中可以看出,阻抗隨著頻率的減少而增加,但由于經(jīng)過(guò)電源的回路也有低阻抗,因此這種關(guān)系并不是嚴(yán)格的。
 

圖5,紅色曲線顯示的是電路板上無(wú)電容時(shí)的阻抗;深藍(lán)色曲線是經(jīng)過(guò)重新設(shè)計(jì)后的阻抗特性;淺藍(lán)色曲線是又增加10nF電容矩陣后的阻抗曲線;綠色曲線表示再次增加1nF電容矩陣后的結(jié)果。
  
根據(jù)Z=1/(j•C),紅色曲線中的直線部分表明電路板本身的電容為74nF。為了使阻抗在1MHz處低于目標(biāo)阻抗82.5mΩ,電容值至少應(yīng)為 2μF——幾乎是電路板本身電容的30倍。為此首先需要增加22個(gè)0.1μF的電容矩陣。圖中深藍(lán)色曲線是經(jīng)過(guò)重新設(shè)計(jì)后的阻抗特性。在大多數(shù)的頻率范圍內(nèi),設(shè)計(jì)滿足了阻抗特性的要求。但在帶寬的高端,電容的ESL(等效串聯(lián)電感)、ESR(等效串聯(lián)電阻)以及由電容間距帶來(lái)的附加電感使阻抗曲線沒(méi)有達(dá)到阻抗特性要求。
  
由于更小的電容具有更小的ESL和ESR值,因此增加旁路有助于提高其高頻特性。圖5中的淺藍(lán)色曲線是又增加10nF電容矩陣后的阻抗曲線。綠色曲線表示再次增加1nF電容矩陣后的結(jié)果。每一級(jí)別電容矩陣的增加都提高了阻抗特性,但結(jié)果仍然剛剛滿足阻抗特性的要求。
  
在設(shè)計(jì)的這個(gè)階段,設(shè)計(jì)者可以增加電磁仿真與電路仿真一起來(lái)完成設(shè)計(jì)。這種方法使設(shè)計(jì)者可以精確地為低端的阻抗建模,包括電源的負(fù)載效應(yīng)。它也可以直接仿真電源管腳上的噪聲從而直接驗(yàn)證電源層噪聲,避免對(duì)電源層阻抗的過(guò)多分析導(dǎo)致的不必要的設(shè)計(jì)開銷。
  
首先應(yīng)在選定的位置添加輸入和輸出端口。上文已經(jīng)在一個(gè)IC芯片處添加了端口,接著應(yīng)該在電源輸入端添加一個(gè)端口,同時(shí)在其它兩塊芯片的安裝位置添加兩個(gè)端口。然后在SIwave中你可以進(jìn)行寬頻掃描,在整個(gè)帶寬內(nèi)獲得4×4的S參數(shù)散射矩陣。接下來(lái)可以使用Full-Wave Spice產(chǎn)生與Spice兼容的電路文件以便在電路仿真環(huán)境中進(jìn)一步分析。
  
在產(chǎn)生的電路文件中,PCB板在電路的中心位置。電路文件還包括 FPGA的模型——伴有一個(gè)電流探針和一個(gè)差分電壓探針的電流源。Full-wave Spice創(chuàng)建的Spice電路還包括上文提到的三個(gè)電容矩陣。如果在IC處再增加第四個(gè)電容矩陣將進(jìn)一步減小高端阻抗。電路還包括一個(gè)直流電源,電源伴有少量容值從1nF到100μF的退耦電容。另外還包括其它兩個(gè)IC芯片的模型,周圍伴有少量100nF的電容矩陣。

圖6,藍(lán)色和綠色曲線分別表示在沒(méi)有添加和添加最后一組電容矩陣后IC芯片的電源完整性曲線;紅色曲線代表芯片輸入電流的突變。
  
圖6顯示了FPGA的電源電壓的噪聲仿真結(jié)果。紅色曲線代表芯片輸入電流的突變——在0.2納秒內(nèi)電流由0A變化到2A。藍(lán)色曲線表示沒(méi)有添加最后一組電容矩陣時(shí)IC芯片的電壓曲線。與3.3V相比,電壓的波動(dòng)已經(jīng)很小了,但還是超過(guò)了5%的規(guī)范要求。綠色曲線表示添加了第四組電容矩陣后電壓的波動(dòng)曲線,最終的設(shè)計(jì)滿足了電源噪聲小于165mV的規(guī)范要求。
可以用同樣的方法分析電路板上其它的芯片,保證他們不受電源壓降和地彈的影響。在本例中另外兩芯片分別吸收100mA和50mA電流,相對(duì)來(lái)說(shuō),它們對(duì)噪聲的貢獻(xiàn)是很小的。
  
高速電路的PCB板級(jí)設(shè)計(jì)是十分具有挑戰(zhàn)性的。為了保證電路的正確工作,需要精心設(shè)計(jì)電路的PDS,包括在電路板上添加數(shù)以百計(jì)的退耦電容,并且根據(jù)需要選擇合適的電容值及其位置。采用對(duì)虛擬原型進(jìn)行仿真的方法替代反復(fù)試驗(yàn)的設(shè)計(jì)方法來(lái)優(yōu)化電路板的電源完整性設(shè)計(jì),可以有效縮短設(shè)計(jì)周期并且節(jié)約設(shè)計(jì)成本。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。