《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 業(yè)界動態(tài) > Intel Arrow Lake P/E大小核布局變了

Intel Arrow Lake P/E大小核布局變了

有兩大好處
2024-07-02
來源:快科技
關(guān)鍵詞: Intel ArrowLakePE 大小核布局

7月2日消息,Intel 12/13/14代酷睿都是P/E混合架構(gòu)設(shè)計,俗稱大小核,整體布局是一致的,但是下一代的Arrow Lake,也就是酷睿Ultra 200系列(沒有15代酷睿了),將會迎來一次變革。

在目前的架構(gòu)中,P核、E核、GPU核顯、I/O控制器等億次都掛靠在一條環(huán)形總線(Ring Bug),其中P核是一個整體(最多8個),E核是另一個整體(最多16個)。

1.jpg

Arrow Lake(包括低功耗版Lunar Lake)的具體架構(gòu)圖現(xiàn)在是沒有的,但是有高手根據(jù)已知信息做了一個示意圖如下:

2.jpg

P核、E核不再是獨立的兩部分,而是混合在一起,每一個P核的旁邊是四個E核組成的集群,各有自己對應(yīng)的三級緩存。

環(huán)形總線通信的時候,先經(jīng)過一個P核,然后是四個E核,接下來是兩個P核,再往后是四個核,緊接著一個P核,如此往復(fù)。

這么做的好處看起來有兩個,一是P核、E核之間的通信延遲會大大縮小,可以直接互通,而不需要間隔好幾站。

比如當(dāng)線程調(diào)度器需要分配不同負(fù)載給不同的P核、E核的時候,或者某個負(fù)載需要在P核、E核之間轉(zhuǎn)移的時候,效率會高得多。

二是改善散熱,更加均衡。

比如在游戲等高負(fù)載場景中,不會再集中使用P核而導(dǎo)致這部分區(qū)域集中發(fā)熱,E核部分則基本閑置。

當(dāng)然,具體的Arrow Lake架構(gòu)設(shè)計,還需要等發(fā)布之后再挖掘更具體的信息。

3.jpg


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。