《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業(yè)界動態(tài) > Codasip發(fā)布適用于定制計算的新一代RISC-V處理器系列產品

Codasip發(fā)布適用于定制計算的新一代RISC-V處理器系列產品

推出高度靈活的700系列,以實現(xiàn)無限創(chuàng)新
2023-10-28
來源:Codasip

  德國慕尼黑,2023年10月17日——RISC-V定制計算領域的領導者Codasip?今日宣布:推出一款全新的、高度可配置的RISC-V基準性處理器系列,以實現(xiàn)無限創(chuàng)新。該系列被命名為“700系列”,包括多款應用處理器和嵌入式處理器內核。700系列通過引入一個不同的、可滿足更高性能需求的出發(fā)點,來進一步完善了Codasip已廣受歡迎的嵌入式處理器內核。Codasip的客戶可以使用Codasip Studio?設計工具來針對其目標應用場景優(yōu)化每一種基準性內核。該系列的首款內核是A730,這是一款64位的RISC-V應用處理器內核,目前已提供給早期測試客戶。

  Codasip產品經理Filip Benna評論道:“我們認識到,我們的客戶需要以一種直截了當?shù)姆绞绞蛊洚a品實現(xiàn)差異化。通過為嵌入式處理器和應用處理器提供不同的起點,我們可以在流暢的設計流程中更容易地達到合適的優(yōu)化水平。借助700系列和Codasip的定制計算(Custom Compute),設計人員可以通過在芯片或應用層面進行優(yōu)化來獲得獨特收益,同時控制成本,從而突破技術的極限?!?/p>

128.JPG

  定制計算可以通過架構優(yōu)化、應用特性分解、硬件/軟件協(xié)同優(yōu)化,以及面向特定領域的加速來實現(xiàn)。Codasip基于專為易于優(yōu)化而設計的模塊化RISC-V ISA、處理器設計自動化工具集Codasip Studio和一系列基準性嵌入式處理器和應用處理器內核等強大的設計基礎,來賦能定制計算的構建。

  700系列通過提供高性能、多功能內核,將定制計算的世界引入到一系列多樣化的全新應用中。除了通過定制來提供高度靈活性外,這些處理器還提供現(xiàn)成的標準配置,以立即開始處理器設計。Codasip Studio通過高級分析為每個應用場景提供不同級別的處理器優(yōu)化。這種經過驗證的、高度自動化的方法提供了出色的結果,并縮短了上市時間。從一個系列化的設計出發(fā),Codasip提供了無限的可能性來滿足一系列多樣化的用例。

  Codasip將在近期參加的兩個重要行業(yè)活動中介紹700系列,包括RISC-V峰會(RISC-V Summit)和中國集成電路設計業(yè)2023年會暨廣州集成電路產業(yè)創(chuàng)新發(fā)展高峰論壇(ICCAD 2023):

  2023年11月7日至8日,Codasip將參加在加州圣克拉拉舉行的RISC-V峰會,公司將展示其解決方案、發(fā)表主題演講,并參與多個技術話題討論。

2023年11月10日至11日,Codasip將參加在廣州舉辦的ICCAD 2023,公司的展位號為H02,觀眾可以利用該次活動更深入地了解Codasip新推出的700系列高性能處理器IP和其他IP產品,以及Codasip Studio設計工具。

127.JPG



更多精彩內容歡迎點擊==>>電子技術應用-AET<<

mmexport1621241704608.jpg

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。