電可編程邏輯器件(Electrically Programmable Logic Device,EPLD)是指采用電信號(hào)的可擦可編程邏輯器件。
EPLD的設(shè)計(jì)流程通常有以下幾個(gè)主要步驟:
1、使用原理圖或者用硬件描述語言對(duì)邏輯進(jìn)行設(shè)計(jì)描述;
2、在設(shè)計(jì)者把設(shè)計(jì)的邏輯編寫到器件中之前,有必要對(duì)設(shè)計(jì)結(jié)果的正確性進(jìn)行驗(yàn)證,一般通過計(jì)算機(jī)軟件進(jìn)行仿真,檢查其是否符合設(shè)計(jì)需求,這稱為“前仿”;
3、經(jīng)過計(jì)算機(jī)軟件編譯轉(zhuǎn)換為化簡(jiǎn)后的布爾代數(shù)表達(dá)式,編譯軟件將特定表達(dá)式適配進(jìn)相對(duì)應(yīng)的器件,生成器件的標(biāo)準(zhǔn)裝載文件(JED文件),通常將這個(gè)過程稱為“綜合”;
4、把邏輯下載到器件中進(jìn)行功能檢測(cè)。
通??梢杂迷韴D或硬件描述語言來設(shè)計(jì)EPLD器件的邏輯功能。原理圖描述非常直觀,直接用電路器件來描述電路功能,缺點(diǎn)是不夠簡(jiǎn)潔。常用的硬件描述語言有Verilog、VHDL語言等。硬件描述語言可以精確地實(shí)現(xiàn)電路的邏輯功能。
對(duì)于仿真和綜合,目前比較常用的工具有Modelsim、Quartus等。編程器是一種專門對(duì)可編程器件進(jìn)行編程的設(shè)備。需要通過編程器將JED文件下載到器件中讓芯片按照設(shè)計(jì)邏輯工作。編程下載的過程是指計(jì)算機(jī)把JED文件下載到編程器中,再根據(jù)器件特點(diǎn)把JED文件寫入器件內(nèi)部。
更多信息可以來這里獲取==>>電子技術(shù)應(yīng)用-AET<<