文獻(xiàn)標(biāo)識(shí)碼: A
DOI:10.16157/j.issn.0258-7998.211418
中文引用格式: 張自豪,趙建中,周玉梅. 基于MIPI規(guī)范的從端D-PHY數(shù)字電路設(shè)計(jì)[J].電子技術(shù)應(yīng)用,2021,47(11):33-38.
英文引用格式: Zhang Zihao,Zhao Jianzhong,Zhou Yumei. Design of slave D-PHY digital circuit based on MIPI specification[J]. Application of Electronic Technique,2021,47(11):33-38.
0 引言
早在2003年,ARM、諾基亞、德州儀器和意法半導(dǎo)體四家公司就預(yù)見了智能、多媒體手機(jī)的廣闊市場(chǎng)前景,成立了移動(dòng)產(chǎn)業(yè)處理器接口(Mobile Industry Processor Interface,MIPI)聯(lián)盟[1]。目前,所有主要的芯片廠商使用MIPI規(guī)范,所有智能手機(jī)都至少使用一種MIPI規(guī)范。串行顯示接口(Display Serial Interface,DSI)協(xié)議是MIPI聯(lián)盟推出的針對(duì)高速顯示接口的規(guī)范[2],多用于移動(dòng)終端系統(tǒng)[3],其特點(diǎn)是高速、靈活和低功耗[4]。DSI協(xié)議架構(gòu)的最低層是物理層(Physical Layer,PHY),規(guī)范了發(fā)送端(主端)和接收端(從端)通道的電學(xué)特性和通道建立時(shí)的時(shí)序要求[5]。D-PHY規(guī)范是一種常用的兼容DSI協(xié)議的物理層規(guī)范[6]。
D-PHY一般包含一個(gè)時(shí)鐘通道,一到四個(gè)數(shù)據(jù)通道,主要的工作模式有高速(High Speed,HS)模式、低功耗(Low-Power,LP)模式[7]。高速模式下,D-PHY通道采用差分點(diǎn)對(duì)點(diǎn)傳輸,提供源同步時(shí)鐘,數(shù)據(jù)傳輸采用突發(fā)式(Burst)傳輸,單通道數(shù)據(jù)傳輸速率最高支持1.5 Gb/s(D-PHY v1.1規(guī)范),主要用于傳輸高速的圖像、視頻數(shù)據(jù)流。低功耗模式下,D-PHY只有通道0工作,通道無端接,數(shù)據(jù)傳輸?shù)退偾铱砷g斷,是一種異步通信模式[8],通道數(shù)據(jù)傳輸速率最高支持10 Mb/s(D-PHY v1.1規(guī)范),主要用于傳輸控制和狀態(tài)信號(hào)事務(wù)。
本文詳細(xì)內(nèi)容請(qǐng)下載:http://ihrv.cn/resource/share/2000003822。
作者信息:
張自豪1,2,趙建中1,周玉梅1,2
(1.中國科學(xué)院微電子研究所,北京100029;2.中國科學(xué)院大學(xué),北京100049)

