《電子技術(shù)應用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動態(tài) > UltraSoC開源RISC-V追蹤實現(xiàn)技術(shù),以推動真正的開源開發(fā)

UltraSoC開源RISC-V追蹤實現(xiàn)技術(shù),以推動真正的開源開發(fā)

通過與OpenHW集團合作來支持設計創(chuàng)新并確保生態(tài)系統(tǒng)兼容性
2019-12-11
來源:UltraSoC
關(guān)鍵詞: UltraSoC RISC-V 開源開發(fā)

  英國劍橋——2019年12月

  UltraSoC今日宣布:它將通過與OpenHW集團(OpenHW Group)合作以提供其業(yè)界領(lǐng)先的RISC-V追蹤編碼器的開源項目。提供量產(chǎn)級的、符合標準的處理器追蹤解決方案可為開發(fā)人員提供關(guān)鍵推動力,并支持OpenHW集團去實現(xiàn)其創(chuàng)建一個基于開源處理器的、開放的、商業(yè)級的技術(shù)開發(fā)生態(tài)系統(tǒng)的目標。

  UltraSoC首席執(zhí)行官Rupert Baines表示:“我們完全相信行業(yè)標準和開源的重要性;通過開源提供該編碼器,我們可以幫助行業(yè)去采用RISC-V、增強生態(tài)系統(tǒng)并支持兼容性和一致性。在軟件領(lǐng)域,開源是一種常見的模式;但是在硬件領(lǐng)域,我們才剛剛開始探索這種強大方法的可能性。RISC-V ISA已經(jīng)提供了最初的動力,OpenHW集團等行業(yè)機構(gòu)正在推動其進一步發(fā)展。同時,法律框架已經(jīng)發(fā)展到支持硬件半導體知識產(chǎn)權(quán)(IP)公司放心地授權(quán)其技術(shù)?!?/p>

  OpenHW集團首席執(zhí)行官Rick O’Connor評論道:“作為一家專注于商業(yè)IP的供應商,UltraSoC將開源其追蹤硬件,這一事實表明開源硬件正在加速發(fā)展并日趨成熟。對于使用開源CPU的開發(fā)人員而言,處理器追蹤是一項關(guān)鍵技術(shù):能夠納入符合標準的RISC-V追蹤解決方案是對我們不倦追求的一項巨大貢獻,創(chuàng)建一個可提供強大可靠的、商業(yè)級開源平臺的全面生態(tài)系統(tǒng)正是我們的追求?!?/p>

  開源RISC-V追蹤解決方案將與目前正由RISC-V基金會的處理器追蹤工作組開發(fā)的處理器追蹤標準完全兼容。UltraSoC在2016年開發(fā)了原始的RISC-V追蹤編碼算法,此后不久就將該規(guī)范作為開源資產(chǎn)捐贈提供。該規(guī)范的預標準實施項目已經(jīng)發(fā)布。自2016年以來,該公司一直是RISC-V基金會的主要貢獻者:其首席技術(shù)官Gajinder Panesar是處理器追蹤組的聯(lián)合主席。

  該開源實現(xiàn)方式將于2020年第一季度末推出,其中包括計劃放在標準中的核心功能:用戶可以升級到UltraSoC的完整商業(yè)產(chǎn)品,從而使他們能夠使用其他復雜的功能,例如多次指令引退、無序追蹤、周期精確跟蹤以及更復雜性能分析所需的過濾器和計數(shù)器。該商業(yè)產(chǎn)品與UltraSoC一系列的監(jiān)測和分析工具完全一致,不僅可支持產(chǎn)品的開發(fā),而且還支持優(yōu)化和網(wǎng)絡安全應用。

  該公司將通過提供其UltraDevelop工具套件的評估版授權(quán),來對開源版本提供進一步支持;該工作套件提供了一個基于Eclipse的環(huán)境,并可利用該工具去捕獲和可視化任何芯片的行為數(shù)據(jù)??山桓兜挠布榉袭a(chǎn)品級質(zhì)量/商業(yè)級質(zhì)量,而且還包括測試臺和驗證測試。

  UltraSoC的嵌入式分析技術(shù)能夠監(jiān)測和分析幾乎所有片上結(jié)構(gòu)的行為,包括CPU、互連/片上網(wǎng)絡(NoC)甚至自定義邏輯。其監(jiān)測架構(gòu)使系統(tǒng)架構(gòu)師可以自由地選擇要獲取哪款第三方IP,需要對設計的哪些部分進行自定義編碼,以及如何實現(xiàn)系統(tǒng)互連?,F(xiàn)在,這種對其商業(yè)產(chǎn)品的“開放”方法體現(xiàn)在可提供一種用于處理器追蹤和調(diào)試的商業(yè)級開源工具上。

  OpenHW集團成立于2019年初,并在隨后的幾個月中發(fā)展迅速。它的CORE-V處理器是基于商業(yè)級質(zhì)量的RISC-V內(nèi)核,并以開源的形式提供,它帶有相關(guān)的處理器子系統(tǒng)IP、工具和軟件。該IP在芯片和FPGA優(yōu)化實現(xiàn)中均可使用。這些內(nèi)核可以被用于推動快速的設計創(chuàng)新,并確保大批量生產(chǎn)的系統(tǒng)級芯片(SoC)的高效可制造性。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。