《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 業(yè)界動態(tài) > Microchip面向下一代數據中心應用推出四款全新20路微分時鐘緩沖器

Microchip面向下一代數據中心應用推出四款全新20路微分時鐘緩沖器

2019-07-02
關鍵詞: Microchip 數據中心

  20路輸出PCIe時鐘緩沖器是下一代服務器、數據中心、存儲設備及其他PCIe應用的理想選擇。

  隨著數據中心向更高的帶寬和更高速的基礎架構遷移,對更高性能時序器件的需求變的至關重要。MicrochipTechnology Inc.(美國微芯科技公司)近日宣布推出面向下一代數據中心應用的四款全新20路微分時鐘緩沖器,遠超PCIe?第五代(Gen 5)防抖標準。新推出的ZL40292 (終端電阻85Ω)和ZL40293(終端電阻100Ω)專門依據最新的DB2000Q規(guī)格設計,而ZL40294(終端電阻85Ω)和ZL40295(終端電阻100Ω)則依照DB2000QL行業(yè)標準設計。所有新產品均可適用于下一代服務器、數據中心、存儲設備及其他PCIe應用,且同時滿足PCIe第一代、第二代、第三代和第四代的規(guī)格。

pIYBAF0ZxoyALUjBAAEg33MZH5M144.png

  

  每個緩沖器都是芯片組的理想補充,其中數據中心服務器和存儲設備中的多個外圍組件(如中央處理單元(CPU)、現場可編程門陣列(FPGA)和物理層(PHY)),以及許多其他PCIe應用程序需要分布式時鐘。該緩沖器具有的大約20飛秒(~20 fs)的低附加抖動,遠超DB2000Q/QL規(guī)格的80飛秒(80 fs),為設計師留出巨大空間,能夠在增加數據處理速率的同時,滿足緊湊的時序預算要求。當時鐘分配到多達20路輸出時,上述器件可實現超低抖動,確保緩沖器時鐘信號的完整性和質量。

  新型時鐘緩沖器通過低功耗高速電流轉向邏輯(LP-HCSL)實現低功耗,將大幅減少功耗方面的預算。與標準高速電流轉向邏輯(HCSL)相比,LP-HCSL可節(jié)省三分之一功耗,大幅減少用電量。這一性能可幫助客戶在電路板上實現更長的走線,改善信號通路,同時減少元件,節(jié)省電路板空間。以ZL40292為例,相比傳統(tǒng)HCSL緩沖器,它最多可省去80個終端電阻(平均每路4個)。

  

2.png

  Microchip時序與通信業(yè)務部副總裁Rami Kanama表示:“Microchip可提供業(yè)內最豐富的時鐘和時序產品,并一直致力于開發(fā)面向更高速的數據中心和企業(yè)基礎架構等下一代網絡應用的高標準解決方案。Microchip此前推出性能卓越的PCIe第五代器件,可為工程師留出更大的設計空間,讓他們能夠更加專注設計,可幫助尋找符合DB2000Q和DB2000QL規(guī)格時鐘緩沖器的客戶快速開始設計流程?!?/p>


本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。