《電子技術(shù)應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 適用于功率運算放大器的輸入級放大電路設計
適用于功率運算放大器的輸入級放大電路設計
2019年電子技術(shù)應用第1期
王勇勇1,楊發(fā)順1,2,王德成3,胡 銳3,馬 奎1,2
1.貴州大學 大數(shù)據(jù)與信息工程學院,貴州 貴陽550025; 2.貴州省微納電子與軟件技術(shù)重點實驗室,貴州 貴陽550025;3.貴州振華風光半導體有限公司,貴州 貴陽550018
摘要: 基于70 V高壓雙極型工藝,設計了一種適用于單片高壓功率運算放大器的輸入級電路。該電路采用p溝道結(jié)型場效應晶體管(JFET)組成的差分對套筒式共源共柵(differential telescopic cascode)結(jié)構(gòu),具有低偏置電流、低失調(diào)電壓、低失調(diào)電流、高共模抑制比的特點。以共集-共射(CC-CE)的放大電路結(jié)構(gòu)作為該輸入級電路的負載,減小對輸入級影響的同時能夠提高電壓增益。Spectre仿真結(jié)果表明,輸入偏置電流僅為20 pA,失調(diào)電壓為0.11 mV,失調(diào)電流為0.57 fA,連接負載后的增益可以達到89 dB,單位增益帶寬達到8.13 MHz。
中圖分類號: TN431.1
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.181617
中文引用格式: 王勇勇,楊發(fā)順,王德成,等. 適用于功率運算放大器的輸入級放大電路設計[J].電子技術(shù)應用,2019,45(1):27-30.
英文引用格式: Wang Yongyong,Yang Fashun,Wang Decheng,et al. Design of input stage amplifier circuit for power operational amplifiers[J]. Application of Electronic Technique,2019,45(1):27-30.
Design of input stage amplifier circuit for power operational amplifiers
Wang Yongyong1,Yang Fashun1,2,Wang Decheng3,Hu Rui3,Ma Kui1,2
1.School of Big Data and Information Engineering,Guizhou University,Guiyang 550025,China; 2.Key Laboratory of Micro-Nano-Electronics of Guizhou Province,Guiyang 550025,China; 3.Guizhou Zhenhua Feng Guang Semiconductor Co.,Ltd.,Guiyang 550018,China
Abstract: An input stage amplifier is designed for a power operational amplifier based on 70 V high voltage bipolar technology. The amplifier circuit implements a differential telescopic cascode pair using p-type JFETs. It has figure of merits involving low bias current, low offset voltage and current, and high CMRR. The common-collector common-emitter(CC-CE) configuration is used as the load for the input stage circuit in order to reduce the impact resulting from the load and improve the voltage gain as well. Simulation results based on Spectre simulator indicate that the input stage amplifier circuit has achieved 20 pA input bias current,0.11 mV offset voltage and 0.57 fA offset current,while the voltage gain is 89 dB and the unit gain-bandwidth is 8.13 MHz, with the CC-CE load.
Key words : differential telescopic cascode;JFET;low bias current;power operational amplifier

0 引言

    在工業(yè)控制、汽車電子、軌道交通、新能源系統(tǒng)、航空航天、武器裝備等領(lǐng)域,往往需將小信號放大后為負載提供較大的驅(qū)動功率,這需要用到高壓大功率集成運算放大器[1]。高壓大功率集成運算放大器的工作電壓一般為幾十伏,且電路精度要求較高,耐壓較低的CMOS集成技術(shù)不適用于該領(lǐng)域[2-3],需用耐壓和精度更高的雙極型集成工藝來實現(xiàn)這類電路。低輸入偏置電流、低失調(diào)電壓、低失調(diào)電流以及高共模抑制比是功率集成運放的重要指標要求,而這些參數(shù)主要由輸入級電路決定,因此,輸入級電路的設計對功率集成運放的性能起著關(guān)鍵作用。基于高壓雙極型工藝的功率運放的輸入級一般采用共極-共射(CC-CE)結(jié)構(gòu)[4],會增加兩路電流源而導致功耗較大。CMOS差分套筒式共源共柵(differential telescopic cascode)結(jié)構(gòu)廣泛應用于CMOS集成運算放大器中[5-7],能有效提高增益和輸出擺幅,但這種結(jié)構(gòu)目前主要是用在低壓低功耗領(lǐng)域。

    本文基于高壓雙極型集成工藝,借鑒CMOS cascode放大電路結(jié)構(gòu),采用p溝道結(jié)型場效應晶體管(JFET)組成的差分對套筒式共源共柵結(jié)構(gòu)實現(xiàn)了一種適用于高壓大功率集成運算放大器的輸入級電路。仿真結(jié)果表明,該輸入級電路具有低的輸入偏置電流、失調(diào)電壓、失調(diào)電流,高共模抑制比以及較寬的共模輸入電壓范圍。

1 電路結(jié)構(gòu)設計

    用p溝道結(jié)型場效應晶體管(JFET)組成的差分對套筒式cascode結(jié)構(gòu)作為輸入級,不僅能滿足高電源電壓的工作條件,而且可以顯著降低輸入偏置電流。采用共集-共射(CC-CE)結(jié)構(gòu)作為輸入級的負載,CC起緩沖作用,能降低負載對輸入級的影響;CE是主要的電壓增益單元。

1.1 p溝道JFET cascode結(jié)構(gòu)

    cascode結(jié)構(gòu)的具體實現(xiàn)一共有3種組態(tài):雙極型晶體管-雙極型晶體管(BJT-BJT)、雙極型晶體管-場效應管(BJT-FET)以及場效應管-場效應管(FET-FET)。相對于BJT-BJT組態(tài),F(xiàn)ET-FET型的組態(tài)具有更高的輸入阻抗和更寬的帶寬,并且其性能在靜態(tài)電流變化時的情況下也很穩(wěn)定,但這是以犧牲增益為代價的[8]。P溝道JFET cascode的典型電路如圖1所示。其中,J1是共源接法,J2是共柵接法,輸出在J2的漏端。與典型的NMOS管組成的cascode結(jié)構(gòu)類似,電路的輸出阻抗可以表示為:

    wdz3-gs1.gif

其中,rds1、rds2分別代表J1和J2管的漏源電阻,gm2是J2管的跨導??梢奵ascode結(jié)構(gòu)使輸出阻抗遠大于J1和J2管漏源電阻串聯(lián)之和,由此使得增益提高。這種結(jié)構(gòu)適合工作于高電源電壓的情形,且p溝道JFET能有效降低該放大器的1/f噪聲。

wdz3-t1.gif

1.2 JFET差分套筒式cascode輸入級設計

    簡化的JFET差分套筒式cascode輸入級如圖2所示。J1~J4構(gòu)成JFET差分套筒式cascode對管,Vin1和Vin2是信號輸入端,Vb1給J2和J4提供柵極電壓偏置,電流源I1分別給J1、J2和J3、J4兩支路提供電流偏置,左右兩個電流源I2的電流值均為電流源I1大小的一半。

wdz3-t2.gif

    JFET的偏置電流主要受到3個方面的影響:

    (1)雪崩倍增效應產(chǎn)生的碰撞離子電流;

    (2)產(chǎn)生-復合中心在空間電荷區(qū)形成的產(chǎn)生電流;

    (3)空間電荷區(qū)外(空間電荷區(qū)邊界附近)電子-空穴對形成的擴散電流。

    在柵漏電壓比較大的情況下,因素(1)占主導地位。為了使得JFET的輸入偏置電流(Iib)最小,同時JFET仍然工作在恒流區(qū),需要滿足柵漏電壓(VGD)大于等于夾斷電壓(Vp)的條件。P型JFET工作在恒流區(qū)時的I-V關(guān)系為[9]

    wdz3-gs2.gif

其中,β是增益因子,λ是溝道長度調(diào)制系數(shù)。設置I1的電流等于JFET飽和漏極電流(IDSS)的一半,則I2和I3的電流均為0.25 IDSS。由式(2)可得,每一個JFET的柵源電壓均為0.5 Vp??刂破秒妷篤b1的值等于J1和J3源極電位的值,那么J1和J3的柵漏電壓VGD=Vp,此時J1和J3工作在恒流區(qū)且輸入偏置電流達到最小值。當VGD>Vp時,輸入偏置電流隨VGD的增加指數(shù)上升。p-JFET差分輸入級的輸入電阻Ri1和輸入偏置電流成反比例關(guān)系[10],小的輸入偏置電流還可以得到大的輸入電阻。

    圖2中如果Vb與J1、J3的源極直接相連,會引入較大的寄生電容使得整體電路的速度顯著降低。圖3給出了p溝道JFET組成的差分套筒式cascode輸入級電路的具體實現(xiàn)。共模電壓源VCM為J1和J3提供偏置電壓,晶體管T4和電阻R5為J2和J4提供柵極偏置。電阻R3和R4分別串聯(lián)在J1和J3的源極,提高了cascode結(jié)構(gòu)的輸出電阻。晶體管T3的集電極電流為兩條JFET支路提供偏置電流,晶體管T6、T7及其射極串聯(lián)電阻分別構(gòu)成J1、J2和J3、J4的電流源負載。由于J1、J2和J3、J4既要起到放大管的作用,又要向電流源負載流入電流,使得輸入共模電壓范圍會有一定程度的減小。

wdz3-t3.gif

    在圖3中,對于p溝道JFET組成的差分cascode來說,電路的增益絕對值表達式為:

wdz3-gs3-4.gif

    Gm是輸入級的等效跨導,由于在J1和J3的源極分別加入串聯(lián)電阻R3和R4,使得J1和J3的跨導由于源極電阻退化效應而降低;ro1是從輸出端看向-Vcc的等效輸出電阻;ro2是從輸出端看向Vcc的等效輸出電阻,由于源極電阻的存在,ro2的阻抗要比普通cascode輸出阻抗大。

    考慮到使用晶體管T4對第二個差分對J2、J4的柵極偏置,J1和J3的柵漏電壓為:

wdz3-gs5-8.gif

1.3 負載電路結(jié)構(gòu)

    負載電路采用共極-共射(CC-CE)雙端輸出結(jié)構(gòu),如圖4所示。晶體管T11和電流源Id1構(gòu)成射極跟隨器,可以提高輸入電阻,穩(wěn)定輸入級的電壓增益;T12針對輸出信號Vo1為共射模式,針對輸出信號Vo2為共集模式,電流源Id2和Id3分別是兩種模式的有源負載。輸出信號Vo1和Vo2用于驅(qū)動功率輸出級。

wdz3-t4.gif

2 仿真驗證

    本文設計的適用于高壓大功率集成運算放大器的輸入級電路及其負載電路如圖5所示。

wdz3-t5.gif

    基于中科渝芯公司70 V高壓雙極型集成工藝,在±35 V雙電源電壓下,對本文設計的放大電路進行了仿真驗證。

    圖6所示為幅頻和相頻特性曲線,從圖中可得出:直流增益為89 dB,單位增益帶寬為8.13 MHz,相位裕度為57°。

wdz3-t6.gif

    從圖7所示的共模抑制比仿真曲線可得出該輸入級放大電路的共模抑制比約為146 dB。

wdz3-t7.gif

    電源抑制比仿真結(jié)果如圖8所示,從曲線上可讀出該電路的電源抑制比為94.32 dB。從圖9中得出輸入偏置電流約為20 pA。

wdz3-t8.gif

wdz3-t9.gif

    此外,仿真還得出該輸入級電路的輸入失調(diào)電流為0.57 fA、輸入失調(diào)電壓為110 μV。

3 結(jié)論

    本文基于70 V高壓雙極型工藝模型,設計了一種低輸入偏置電流的功率運放輸入級放大電路。在典型的差分套筒式cascode基礎(chǔ)上,在p溝道JFET的源極串聯(lián)上電阻,提高了輸出電阻。以共集-共射的電路結(jié)構(gòu)作為該輸入級電路的負載,共集結(jié)構(gòu)穩(wěn)定輸入級的增益,共射級是主要的放大單元。在負載電路的兩個輸出端可以級聯(lián)功率輸出級,設置合適的功率輸出級參數(shù)可以得到大的輸出電流。仿真結(jié)果表明,該輸入級電路具有極低的輸入偏置電流、低失調(diào)電壓、低失調(diào)電流、高共模抑制比,滿足功率運放對輸入級的要求。

參考文獻

[1] 譚磊.幾類運算放大器的基本特性及設計要素[J].電子技術(shù)應用,2012,38(7):20-21.

[2] 高瑜宏,朱平.一種高增益帶寬積CMOS跨導運算放大器[J].微電子學,2017,47(5):597-600.

[3] 趙秋明,趙明劍,王衛(wèi)東.0.18 μm低壓高速高PSRR集成運放芯片設計[J].微電子學,2011,41(1):39-43.

[4] WIDLAR R J,YAMATAKE. M.A monolithic power op amp[J].IEEE Journal of Solid-State Circuits,1988,23(2):527-535.

[5] 黃君凱,徐卓慧,陳松濤.一種高性能CMOS運算放大器的設計[J].微電子學,2010,40(1):41-44.

[6] 李楊先,顧曉峰,浦壽杰.一種高增益CMOS全差分運算放大器的設計[J].微計算機信息,2009,25(29):207-209.

[7] 劉婷婷,喻明艷.帶共模反饋的CMOS套筒式高增益運算放大器[J].哈爾濱工業(yè)大學學報,2006(5):783-785.

[8] REZA G R.BJT-BJT,F(xiàn)ET-BJT,F(xiàn)ET-FET[J].IEEE Circuits & Devices Magzine,2004,20(6):17-22.

[9] SIMA D.Principles of semiconductor devices[M].Oxford:Oxford University Press,2012.

[10] 許永平.高輸入阻抗運算放大器輸入阻抗分析[J].微電子學與計算機,1981(4):24-28.



作者信息:

王勇勇1,楊發(fā)順1,2,王德成3,胡  銳3,馬  奎1,2

(1.貴州大學 大數(shù)據(jù)與信息工程學院,貴州 貴陽550025;

2.貴州省微納電子與軟件技術(shù)重點實驗室,貴州 貴陽550025;3.貴州振華風光半導體有限公司,貴州 貴陽550018)

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。