基于 FPGA 的實(shí)時(shí) QRS 波檢測(cè)系統(tǒng)設(shè)計(jì) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>394 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:根據(jù)在線心電信號(hào)自動(dòng)分析系統(tǒng)的實(shí)時(shí)性要求,提出了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列的QRS波檢測(cè)解決方案和硬件結(jié)構(gòu)。該方案采用離散小波變換(DWT)算法結(jié)合閾值檢測(cè)算法進(jìn)行特征點(diǎn)提取,克服了傳統(tǒng)算法受噪聲、基漂、雜波等影響的缺點(diǎn),邏輯簡(jiǎn)單,適合硬件實(shí)現(xiàn)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2025 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2