基于FPGA的數(shù)字圖像水印實(shí)時(shí)嵌入系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>313 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:數(shù)字水印技術(shù)作為版權(quán)保護(hù)及真實(shí)性認(rèn)證的重要手段越來越受到人們的關(guān)注。通常采用軟件方法實(shí)現(xiàn)水印算法,但這種方法的實(shí)時(shí)性和安全性都不夠理想。本文設(shè)計(jì)的硬件平臺(tái)由Atlera公司提供的EP2C70F896C6型號(hào)的FPGA芯片和CMOS攝像頭組成,該平臺(tái)采用VerilogHDL硬件描述語言實(shí)現(xiàn)DCT2算法及IDCT2算法,同時(shí)采用FIFO技術(shù)解決了系統(tǒng)各部分的時(shí)序問題。實(shí)驗(yàn)結(jié)果表明:對不同光線強(qiáng)度下采集到的圖像均可實(shí)現(xiàn)水印的盲檢測,并對篡改有良好的定位能力。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2