《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 新品快遞 > ADI推出AD9528 JESD204B時鐘和SYSREF發(fā)生器

ADI推出AD9528 JESD204B時鐘和SYSREF發(fā)生器

新型時鐘IC支持JESD204B SERDES高速接口實現(xiàn)獨特功能
2014-12-03
來源:ADI

    Analog Devices, Inc. (NASDAQ:  ADI)近日宣布推出 AD9528 JESD204B 時鐘和 SYSREF 發(fā)生器,以滿足長期演進(LTE)和多載波 GSM 基站設(shè)計、防務(wù)電子系統(tǒng)、RF試驗儀器和其他新興寬帶 RF GSPS 數(shù)據(jù)采集信號鏈的時鐘要求。隨著數(shù)據(jù)速率進入數(shù)千兆級,多通道同步和數(shù)據(jù)延遲管理成為系統(tǒng)必不可少的一部分,將 JESD204B 標準運用在高速轉(zhuǎn)換器-數(shù)字處理器接口的做法在諸多最新應(yīng)用中日益盛行。JESD204B 接口專門針對高數(shù)據(jù)速率系統(tǒng)設(shè)計需求而開發(fā),AD9528 時鐘器件內(nèi)置可以支持和增強該接口標準特性的獨特功能。

ADI推出AD9528 JESD204B時鐘和SYSREF發(fā)生器

    AD9528 提供低功耗、多路輸出時鐘分配功能,具有低抖動性能,還配有片內(nèi)集成兩級鎖相環(huán) (PLL) 和電壓控制振蕩器 (VCO)。片內(nèi) VCO 的調(diào)諧范圍為3.6 GHz 4.0 GHz,搭載的輸入接收器和振蕩器可同時提供單端和差分工作模式。

    AD9528 提供與 JESD204B 兼容的子類 1 SYSREF 和確定性延遲時鐘信號,并且支持多種 SYSREF 信號發(fā)生選項。最基本的是一個簡單的緩沖功能,其中,由用戶提供的SYSREF信號被扇出至SYSREF輸出引腳。如果為其提供外部SYSREF源,AD9528還能將SYSREF輸出同步到內(nèi)部產(chǎn)生的時鐘輸出,這是實現(xiàn)精確確定性延遲的必要條件。AD9528也能在內(nèi)部生成 SYSREF 源。AD9528 既支持連續(xù)信號SYSREF發(fā)生,也支持“n脈沖生成。對于向其提供時鐘的數(shù)據(jù)轉(zhuǎn)換器,連續(xù)信號可能導(dǎo)致轉(zhuǎn)換器輸出頻譜中出現(xiàn)無用雜散,在這種系統(tǒng)中,N次生成至關(guān)重要。

    當(dāng)連接到恢復(fù)的系統(tǒng)參考時鐘和VCXO 時,AD9528 產(chǎn)生1 MHz 至400 MHz 范圍的12路低噪聲輸出,以及兩路高速輸出(最高1.25 GHz)。一路時鐘輸出相對于另一路時鐘輸出的頻率和相位可通過分頻器相位選擇功能改變,該功能用作無抖動的時序粗調(diào),其調(diào)整增量相當(dāng)于VCO 輸出信號的半個周期。每個SYSREF 信號都有額外的相位偏移能力,這樣,在每個目標器件處,輸入最佳到達時間就變非常簡單。

報價與供貨

產(chǎn)品

樣片供貨

全面量產(chǎn)

千片訂量報價

封裝

AD9528BCPZ

現(xiàn)在

現(xiàn)在

8.25美元/片

72引腳LFCSP

AD9528/PCBZ

評估板

現(xiàn)在

現(xiàn)在

190.00美元/片

不適用

運用ADI 的AD9680雙通道、14位、1.0 GSPS JESD204B ADC,可以把AD9528 用在寬帶RF 數(shù)據(jù)采集應(yīng)用設(shè)計中。 

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。