0 引言
隨著數(shù)字通信系統(tǒng)的發(fā)展,高速數(shù)字處理系統(tǒng)對(duì)模擬信號(hào)和數(shù)字信號(hào)之間的轉(zhuǎn)換要求越來(lái)越高。目前高性能模數(shù)轉(zhuǎn)換器(ADC)的兩大主要發(fā)展方向是高速、中低精度ADC和低速、高精度ADC。前端T&H電路通常是ADC設(shè)計(jì)的一個(gè)關(guān)鍵,其動(dòng)態(tài)精度的好壞直接影響著ADC性能的優(yōu)劣。
1 開(kāi)環(huán)T&H電路
在超高速ADC的設(shè)計(jì)中,一般多采用全并行FLASH結(jié)構(gòu)或者是時(shí)間交織結(jié)構(gòu)。
而在時(shí)間交織結(jié)構(gòu)中,其前端T&H電路則可以根據(jù)設(shè)計(jì)要求分別采用開(kāi)環(huán)或者閉環(huán)結(jié)構(gòu)。閉環(huán)結(jié)構(gòu)速度較低,精度較高,而開(kāi)環(huán)結(jié)構(gòu)速度高,但本身精度較低。本設(shè)計(jì)中采用后者。
T&H電路的失真主要來(lái)源于非線性MOS開(kāi)關(guān)電阻、開(kāi)關(guān)寄生電容和開(kāi)關(guān)電荷注入。MOS開(kāi)關(guān)導(dǎo)通電阻的非線性在跟蹤信號(hào)時(shí)產(chǎn)生的失真,也限制了電路跟蹤和建立時(shí)間。因此,在超高速T&H電路中,輸入采樣開(kāi)關(guān)必須具有較低且近乎恒定的導(dǎo)通電阻。
圖1所示是開(kāi)環(huán)T&H電路的結(jié)構(gòu),該電路主要包括采樣開(kāi)關(guān)、采樣電容和輸出緩沖器三個(gè)部分。為了解決開(kāi)環(huán)電路本身線性度差的問(wèn)題,本文采用了自舉開(kāi)關(guān)技術(shù)和加強(qiáng)型緩沖器技術(shù)。自舉采樣開(kāi)關(guān)可提高開(kāi)關(guān)導(dǎo)通電阻的線性度,且差分結(jié)構(gòu)可以降低電荷注入,改善電路性能;而后端的加強(qiáng)型緩沖器技術(shù)則提高了帶寬和增益,降低了管子尺寸和功耗,最終達(dá)到提高開(kāi)環(huán)T&H電路精度的目的。
2 自舉采樣開(kāi)關(guān)
由于采樣開(kāi)關(guān)在導(dǎo)通時(shí)可等效為一個(gè)非線性電阻,它會(huì)引入噪聲和非線性失真,因此,采樣開(kāi)關(guān)的線性度直接影響著T&H電路的精度?,F(xiàn)在應(yīng)用中的高線性度開(kāi)關(guān)主要有互補(bǔ)MOS開(kāi)關(guān)和自舉采樣開(kāi)關(guān)。
圖2給出了本文所采用的自舉采樣開(kāi)關(guān)的結(jié)構(gòu)。該電路主要包括時(shí)鐘自舉和柵壓自舉NMOS開(kāi)關(guān)兩部分。其中M1~M2和C1~C2組成時(shí)鐘自舉電路,M3~M4和CB組成柵壓自舉電路。整個(gè)電路由兩相不交疊時(shí)鐘控制。
當(dāng)時(shí)鐘CLK為高時(shí),M6~M7導(dǎo)通可將開(kāi)關(guān)MS柵壓拉到地,同時(shí)M3~M4眠管導(dǎo)通可對(duì)CB進(jìn)行充電至Vdd;反之,當(dāng)時(shí)鐘CLK為低時(shí),CB放電,M8管導(dǎo)通,輸入信號(hào)電壓VIN加到CB下極板上,開(kāi)關(guān)管MS的柵極電壓被提高到(VIN+Vdd),從而使開(kāi)關(guān)管的柵源電壓恒定為Vdd。
由于傳統(tǒng)的柵壓自舉電路中,電容CB上下極板相連的寄生電容會(huì)導(dǎo)致電荷共享,從而使開(kāi)關(guān)的柵源電壓減小。開(kāi)關(guān)的柵源電壓可以表示為:
其中,CP表示與充電電容CB相連的寄生電容的總和。電容C3的加入不僅可以加速M(fèi)9管迅速導(dǎo)通,而且更重要的是降低了電路的寄生電容,減小了對(duì)輸入信號(hào)造成的影響,從而提高開(kāi)關(guān)MS的柵源電壓,改善開(kāi)關(guān)的線性度。M1~M4的尺寸可以適當(dāng)大些,以加快充放電速度,另外,下拉開(kāi)關(guān)M2也可以適當(dāng)大些,以加速關(guān)斷。溝道電荷注入也是影響開(kāi)關(guān)線性度的另一個(gè)重要因素,因此,本設(shè)計(jì)加入了冗余開(kāi)關(guān)管MD,以降低溝道電荷注入,改善開(kāi)關(guān)的性能。
3 緩沖器設(shè)計(jì)
緩沖器作為T&H電路設(shè)計(jì)的另一個(gè)重要部分,其增益和帶寬都將影響整個(gè)ADC的動(dòng)態(tài)性能。在以往的開(kāi)環(huán)結(jié)構(gòu)中,緩沖器的結(jié)構(gòu)主要有源級(jí)跟隨器(SF)和單位增益放大器兩種形式。SF的設(shè)計(jì)結(jié)構(gòu)簡(jiǎn)單且功耗較低。理想的SF具有較好的線性度和單位增益放大能力且此性能與偏置電流和晶體管尺寸都不相關(guān)。然而,在實(shí)際運(yùn)用中,SF會(huì)受到體效應(yīng)和短溝效應(yīng)的影響,從而導(dǎo)致信號(hào)衰減和增益的下降。為了提高SF的精度,只能通過(guò)改變晶體管尺寸和偏置電流,但這又與電路的功耗和速度相矛盾。此外,SF的另一個(gè)缺點(diǎn)是增益和線性度對(duì)設(shè)計(jì)參數(shù)不敏感,但這同時(shí)也是其優(yōu)點(diǎn),其對(duì)電路失配也不敏感。
相比于SF而言,單位增益放大器本身的增益也并非單位增益,需要通過(guò)設(shè)計(jì)參數(shù)調(diào)整得到。比較常用的是源級(jí)弱化交叉耦合對(duì)結(jié)構(gòu),其設(shè)計(jì)裕度比普通的差分對(duì)結(jié)構(gòu)和SF結(jié)構(gòu)都更大。根據(jù)本設(shè)計(jì)對(duì)帶寬的要求,負(fù)載電阻不能太大。故為了保證增益,偏置電流和管子尺寸都比較大,影響電路的功耗;同時(shí)為了提高偏置電流管的電壓裕度和輸入共模范圍,又要引入大的源級(jí)衰減電阻,而此電阻又會(huì)引入噪聲跟諧波,影響電路的動(dòng)態(tài)精度。
通過(guò)對(duì)以上兩種結(jié)構(gòu)的分析比較,結(jié)合本設(shè)計(jì)對(duì)速度和功耗的指標(biāo)要求,本文采用加強(qiáng)型源隨器技術(shù),設(shè)計(jì)了一種可滿足本設(shè)計(jì)要求的高增益、高帶寬的緩沖器。
圖3是本設(shè)計(jì)所采用的緩沖器結(jié)構(gòu)。其中P管源隨器為主管,在此源隨器的基礎(chǔ)上加入的N管用來(lái)鉗位P管的源漏電壓,以使得漏源電壓為常數(shù)。在深亞微米工藝中,MOS管的最小溝道長(zhǎng)度會(huì)減小,輸出電阻變小且受短溝效應(yīng)和背柵效應(yīng)影響而是非線性,從而導(dǎo)致電路增益降低并引入了失真。N管可使主管的漏源電壓恒定,從而使得短溝效應(yīng)降低,也降低了P管的漏源電壓,提高了輸出電阻,從而改善了增益和線性度。與傳統(tǒng)的級(jí)串型源隨器相比,由于漏端跟柵端電壓幾乎保持相同的電壓相位和幅度,柵漏電容也降低了,故輸入電容不但不會(huì)增加,反而降低了。而低的輸入電容又避免了對(duì)高頻輸入信號(hào)的衰減。
參考零極點(diǎn)分析,在適當(dāng)?shù)脑O(shè)計(jì)參數(shù)下,由于左半平面零點(diǎn)的存在,使得增益曲線中有一個(gè)上翹的過(guò)程,從而展寬了緩沖器帶寬,圖4所示為其緩沖的增益曲線。從圖4中給出的三種結(jié)構(gòu)的增益仿真結(jié)果可以看出,在驅(qū)動(dòng)相同的負(fù)載情況下,本文的輸出緩沖器結(jié)構(gòu)增益和有效增益帶寬都明顯好于其他兩種結(jié)構(gòu)。
4 仿真結(jié)果分析
該電路采用0.18μCMOS工藝模型,輸入信號(hào)峰峰值為1.6Vpp,采樣頻率為400 MHz,可在HSPICE仿真條件下進(jìn)行設(shè)計(jì)仿真。圖5給出了T&H電路的無(wú)雜散動(dòng)態(tài)范圍仿真結(jié)果。從圖中可以看出,本T&H電路結(jié)構(gòu)的靜態(tài)精度為79 dB,相對(duì)于交叉耦合對(duì)結(jié)構(gòu)的59 dB靜態(tài)精度,有近20 dB的提高。電路的動(dòng)態(tài)精度可以達(dá)到58.7 dB,相對(duì)提高了16.5 dB??梢?jiàn),本文介紹的T&H電路無(wú)論是靜態(tài)精度,還是動(dòng)態(tài)精度都優(yōu)于以往文獻(xiàn)中的結(jié)構(gòu)性能,而且在面積功耗方面也都有所縮小。
5 結(jié)束語(yǔ)
本文采用0.18 μm CMOS工藝設(shè)計(jì)了一種適用于TI-ADC的高速、低功耗開(kāi)環(huán)T&H電路。仿真結(jié)果表明:通過(guò)采用高線性度自舉開(kāi)關(guān)和高增益高帶寬輸出緩沖器可以顯著改善開(kāi)環(huán)T&H電路的精度??稍?00 MHz的采樣頻率,1.6Vpp的輸入信號(hào)范圍,799.8047 MHz信號(hào)輸入頻率下,最終獲得9.5位的近似精度,同時(shí)電路功耗僅10.56mW。由此可見(jiàn),本開(kāi)環(huán)T&H電路的設(shè)計(jì)簡(jiǎn)單,功耗低,能夠較好滿足較高線性度的應(yīng)用要求。