《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 模擬設(shè)計(jì) > 設(shè)計(jì)應(yīng)用 > 超高速轉(zhuǎn)換器ADC08xxxx系列的校準(zhǔn)
超高速轉(zhuǎn)換器ADC08xxxx系列的校準(zhǔn)
美國(guó)國(guó)家半導(dǎo)體
摘要: 千兆采樣速率ADC的ADC0 8 x x x x 系列( 例如 ADC08D1500)內(nèi)部集成了精密的自校準(zhǔn)電路。這種特性是 此款器件在寬溫度范圍內(nèi)顯著性能中的重要部分。本文旨在 為系統(tǒng)設(shè)計(jì)師全面描述如何充分利用這種特性。器件的數(shù)據(jù) 手冊(cè)包含了自校準(zhǔn)在不同方面的詳細(xì)內(nèi)容,所以用戶也可參 閱數(shù)據(jù)手冊(cè)。
關(guān)鍵詞: 數(shù)據(jù)轉(zhuǎn)換 ADC NS
Abstract:
Key words :

   1.0引言

    千兆采樣速率ADC的ADC0 8 x x x x 系列( 例如 ADC08D1500)內(nèi)部集成了精密的自校準(zhǔn)電路。這種特性是 此款器件在寬溫度范圍內(nèi)顯著性能中的重要部分。本文旨在 為系統(tǒng)設(shè)計(jì)師全面描述如何充分利用這種特性。器件的數(shù)據(jù) 手冊(cè)包含了自校準(zhǔn)在不同方面的詳細(xì)內(nèi)容,所以用戶也可參 閱數(shù)據(jù)手冊(cè)。

    2.0自校準(zhǔn)方案

    由于校準(zhǔn)對(duì)于表述的性能非常重要,因而在每次上電開(kāi)始器件要執(zhí)行自校準(zhǔn)。此外,在需要的情況下還允許用戶可通過(guò)手動(dòng)命令來(lái)執(zhí)行器件的自校準(zhǔn)。一般僅當(dāng)系統(tǒng)溫度的變化已超出系統(tǒng)設(shè)計(jì)確立的閾值時(shí)才會(huì)執(zhí)行這項(xiàng)操作。因?yàn)樽?終還是器件本身的溫度對(duì)其性能造成影響,用戶可將芯片上 的二極管連到一個(gè)外置溫度傳感器,從而能.件溫度。 美國(guó)國(guó)家半導(dǎo)體推薦LM95221(或其它類(lèi)似產(chǎn)品)溫度傳感器 來(lái)實(shí)現(xiàn)這項(xiàng)功能。

    無(wú)論是根據(jù)上電抑或是根據(jù)指令,校準(zhǔn)程序約需1-2毫秒時(shí)間,具體取決于時(shí)鐘頻率和特定的器件(參考器件的數(shù)據(jù)手冊(cè)和在本文中提到的所有其它參數(shù))。此外,僅在上電時(shí),器件會(huì)在啟動(dòng)自校準(zhǔn)程序之前插入一個(gè)時(shí)延。對(duì)于這 一延遲,用戶可選擇相對(duì)較短(幾十毫秒)或相對(duì)較長(zhǎng)(幾 秒)的延遲。這種延遲的目的是允許電源和其它的變量保持 穩(wěn)定。注意,當(dāng)器件配置為擴(kuò)展控制的工作模式時(shí)無(wú)法提供 較長(zhǎng)的時(shí)延(例如,通過(guò)串行接口配置)。同時(shí)也應(yīng)注意器 件延時(shí)計(jì)數(shù)器,只有當(dāng)時(shí)鐘輸入有效時(shí)才開(kāi)始計(jì)數(shù)。

    CalRun引腳總是指示器件是否處于自校準(zhǔn)模式或正常工作模式。

    3.0實(shí)施自校準(zhǔn)

    首先需要確認(rèn)的是自校準(zhǔn)是器件“正常”工作的組成部分。正因?yàn)榇耍谛?zhǔn)期間,器件的工作條件應(yīng)盡量與“正常”系統(tǒng)條件相近并同樣穩(wěn)定。這意味著電源、溫度和所有的輸入值都必須在數(shù)據(jù)手冊(cè)的“工作額定值”中標(biāo)明的工作條件范圍內(nèi),且保持穩(wěn)定。

    其次,為了得到較高的校準(zhǔn)精度,操作條件必須盡量接近其工作條件。為了讓這些條件保持穩(wěn)定,有必要維持特定量的時(shí)延。系統(tǒng)工程師必須決定其系統(tǒng)所需的時(shí)延,其變化范圍可從大約1-2秒變化至幾十秒。如第二章中所述,器件具有內(nèi)置校準(zhǔn)時(shí)延的特性。如果需要更長(zhǎng)的時(shí)延,采用CAL輸入引腳可進(jìn)一步延遲校準(zhǔn)周期的啟動(dòng)。

    具體實(shí)現(xiàn)的方法是,用戶在上電期間將CAL引腳保持為高電平,并且按照時(shí)延的需要維持足夠長(zhǎng)的時(shí)間。器件保持等待狀態(tài),直到啟動(dòng)上電校準(zhǔn)周期之前,CAL引腳會(huì)被周期性地從低電平加到高電平。在數(shù)據(jù)手冊(cè)的交流電氣特性表中可查閱CAL輸入的“低-高周期”時(shí)序要求。除了抑制校準(zhǔn)產(chǎn)生之外,這種方案不會(huì)干擾器件的其它特性。盡管用CAL輸入并以這種方式實(shí)現(xiàn)延遲,我們?nèi)詰?yīng)考慮,在得到合適的性能之前必須要作上電校準(zhǔn)。

    除了期望環(huán)境條件(電源和溫度)保持穩(wěn)定之外,器件的其它工作條件也需要保存恒定,以獲得最精確的校準(zhǔn)。這里提供了一些具體要求:

    •時(shí)鐘輸入必須保持穩(wěn)定(這包括不執(zhí)行DCLK_RST);

    •模擬輸入必須在其有效*的范圍內(nèi),但是頻率并不重要-包括直流;

    •當(dāng)執(zhí)行校準(zhǔn)時(shí),禁止干擾控制和配置設(shè)定;

    •對(duì)于ADC 0 8 D 5 0 0 / 1 0 0 0 / 1 5 0 0 和ADC08500/1000/1500系列器件, 器件必須處于正常模式( 非DES模式) 。在新推出的ADC08D1020/1520和ADC083000/B3000器件上,則不存在這樣的限制;

    •盡管SCLK可被激活,但禁止訪問(wèn)控制寄存器;

    •當(dāng)啟動(dòng)校準(zhǔn)時(shí)器件不應(yīng)處于關(guān)機(jī)模式,在校準(zhǔn)時(shí)也禁止進(jìn)入關(guān)機(jī)模式。

    •在ADC083000和ADC08B3000器件上,當(dāng)使用時(shí)鐘相位調(diào)整功能并在使能這一功能后需要使RTD位保持設(shè)定位置,這樣就可以使DCLK在校準(zhǔn)期間保持運(yùn)行。

   *“有效”意味著輸入在工作額定值所規(guī)定的范圍內(nèi)。

    4.0自校準(zhǔn)期間器件的行為

    除了對(duì)信號(hào)處理路徑產(chǎn)生明顯中斷外,器件在校準(zhǔn)期間還會(huì)表現(xiàn)出其它幾種影響。

    1.禁止數(shù)字輸出

    2.該系列的某些器件也會(huì)禁止DCLK輸出器件的DCLK輸出通常僅供數(shù)據(jù)捕捉使用。事實(shí)上它是會(huì)被中斷的,意味著ASIC/FPGA器件不應(yīng)將其用作時(shí)鐘信號(hào),因?yàn)槠溥壿嬰娖礁哂诓蹲降倪壿嬰娖?。然而,在有必要將DCLK信號(hào)用作通用時(shí)鐘的應(yīng)用中,該系列新推出的器件為用戶提供了在校準(zhǔn)期間保持DCLK運(yùn)行的控制功能。所付出的代價(jià)是,如果保持DCLK激活,模擬輸入終接電阻(Rterm)未被校準(zhǔn),這樣會(huì)得到不太精確的Rterm值。因而,不應(yīng)在上電校準(zhǔn)期間采用這種選項(xiàng),而是僅適用于上電之后的命令校準(zhǔn)期間。

    在ADC08D1020/1520和ADC083000/B3000器件上,由擴(kuò)展配置寄存器中的RTD(電阻微調(diào)禁止)位來(lái)決定是否允許DCLK在校準(zhǔn)期間停止或運(yùn)行。一旦上電,該位的默認(rèn)狀態(tài)為停止DCLK,且在校準(zhǔn)過(guò)程中對(duì)Rterm實(shí)施微調(diào)。在上電校準(zhǔn)期間,用戶必須將該位置于默認(rèn)狀態(tài),并期望在校準(zhǔn)期間將DCLK停止。其后用戶必須將該位清零以便在隨后的命令校準(zhǔn)周期內(nèi)保持DCLK的運(yùn)行狀態(tài)。這里必須強(qiáng)調(diào)的是當(dāng)RTD位禁止時(shí)至少要執(zhí)行一次校準(zhǔn),這樣才能使輸入終端電阻可以至少進(jìn)行一次微調(diào)。

    校準(zhǔn)自身的產(chǎn)生并不需要重寫(xiě)控制寄存器或調(diào)整為其它值,同樣,如果系統(tǒng)設(shè)計(jì)是使用多個(gè)該器件并已采用DCLK_RST使它們同步,校準(zhǔn)期也并不需要同步而再執(zhí)行一次。

    5.0性能影響

    在數(shù)據(jù)手冊(cè)中器件的性能是器件經(jīng)過(guò)正確校準(zhǔn)的情況下保證的,校準(zhǔn)是在測(cè)試期間以規(guī)定的工作條件進(jìn)行。同任何其它電路一起工作時(shí),器件隨著校準(zhǔn)后環(huán)境條件的變化,也表現(xiàn)出不同程度的性能下降。通常在校準(zhǔn)后仍會(huì)影響性能的系統(tǒng)參數(shù)是溫度。當(dāng)溫度變化超過(guò)一個(gè)特定閾值時(shí),應(yīng)執(zhí)行命令自校準(zhǔn)操作。通常這個(gè)閾值是系統(tǒng)設(shè)計(jì)師在設(shè)計(jì)過(guò)程中確定下來(lái)的。美國(guó)國(guó)家半導(dǎo)體不保證由于溫度變化而造成未校準(zhǔn)的器件性能下降的數(shù)值。然而,從有限數(shù)據(jù)中得到的下列觀測(cè)結(jié)果,會(huì)對(duì)用戶有些幫助。

    1.在55°C的溫度變化范圍(硅片溫度從+45°C變化至+100°C)內(nèi),器件的ENOB性能降低0.35位。

    2.在80°C溫度變化范圍(硅片溫度從+20°C變化至+105°C)內(nèi)會(huì)產(chǎn)生2%的增益誤差。

    3.如果用戶激活DCLK使之在校準(zhǔn)期間運(yùn)行,在要求的上電校準(zhǔn)之后Rterm未經(jīng)過(guò)校準(zhǔn),僅由于溫度的影響,Rterm值在寬達(dá)120°C的溫度變化范圍(硅片溫度從0°C變化至+120°C)內(nèi)預(yù)期變化整體的1%。

    基于這組有限的數(shù)據(jù),觸發(fā)自校準(zhǔn)周期的合理溫度變化閾值將落在20至30°C的最大范圍內(nèi)。

    6.0結(jié)論

    自校準(zhǔn)是千兆采樣8位ADC系列的強(qiáng)大特性。其為用戶提供了大量的靈活性,使得這些器件可在寬廣的溫度范圍內(nèi)提供更可靠的性能。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。