《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > Mentor芯片測試方案獲聯(lián)電65/40納米制程認(rèn)證

Mentor芯片測試方案獲聯(lián)電65/40納米制程認(rèn)證

2009-10-27
作者:Mentor Graphics

   Mentor Graphics宣布其硅芯片測試與診斷方案已經(jīng)獲得晶圓代工大廠聯(lián)電(UMC)認(rèn)證,可運用于聯(lián)電的65與40納米參考流程。該硅芯片測試流程的基礎(chǔ)是TestKompress自動化測試向量產(chǎn)生(automated test pattern generation,ATPG)解決方案,可以最低測試成本達(dá)成更高測試品質(zhì)。

 

   與這個掃描測試解決方案互補的是明導(dǎo)國際MBISTArchitect適用于內(nèi)存內(nèi)建自我測試(BIST)、符合BSDArchitect 1149.1規(guī)范的邊界掃描(boundary scan)工具以及YieldAssist故障診斷和良率監(jiān)控工具。


   UMC流程提供各種先進(jìn)的功能,滿足測試先進(jìn)IC產(chǎn)品的新需求。TestKompress產(chǎn)品提供高度壓縮的測試向量,支持各種故障模型,包括stuck- at、transition、多重偵測(multiple detect)與先進(jìn)延遲測試(timing aware)。TestKompress產(chǎn)品中具備低功耗的功能會調(diào)整測試向量,減少測試期間的總電力消耗,以及保持使用者定義臨界值以下的最高電力。


   MBISTArchitect工具使提供內(nèi)存多重處理程序的全速測試流程自動化,同時使每單位面積成本(area overhead)降到最低。BSDArchitect工具適用于為內(nèi)存BIST插入邊界掃描與TAP控制電路。YieldAssist工具能夠快速診 斷故障組件,找出缺陷的位置與類型,常保IC良率。


   我們的全套硅芯片測試工具以先進(jìn)IC技術(shù)為目標(biāo),例如UMC提供的65 和45納米制程?!姑鲗?dǎo)國際副總裁兼設(shè)計至硅芯片(Design-to-Silicon)事業(yè)部總經(jīng)理Joe Sawicki表示:「UMC參考流程意味著客戶將可享受完整驗證的測試流程,而且能夠套用到各種組件上。

 


   UMC 65nm與40nm參考流程測試解決方案包括MBISTArchitect、BSDArchitect、TestKompress與YieldAssist產(chǎn)品。所有產(chǎn)品現(xiàn)在都正在供貨中。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。