《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 業(yè)界動(dòng)態(tài) > ISE 設(shè)計(jì)套件11.1 簡(jiǎn)介

ISE 設(shè)計(jì)套件11.1 簡(jiǎn)介

2009-04-28
作者:美國(guó)賽靈思發(fā)展公司
?

ISE 設(shè)計(jì)套件11.1版本ISE Design Suite 11.1在為嵌入式、DSP和邏輯設(shè)計(jì)人員提供FPGA設(shè)計(jì)工具IP產(chǎn)品方面確立了業(yè)界新標(biāo)準(zhǔn)。作為賽靈思目標(biāo)設(shè)計(jì)平臺(tái)戰(zhàn)略的一個(gè)重要里程碑,最新版ISE 設(shè)計(jì)套件11.1的推出可支持更簡(jiǎn)單、更智能的設(shè)計(jì)方法這主要是通過(guò)以下幾個(gè)方面的獨(dú)特組合實(shí)現(xiàn)的: ?

基于用戶(hù)群體而優(yōu)化的多種配置版本 賽靈思設(shè)計(jì)工具和IP提供了四種不同的針對(duì)特定領(lǐng)域(或設(shè)計(jì)人群)優(yōu)化的版本,提供基于特定領(lǐng)域所熟悉的設(shè)計(jì)方法,可以大大提高設(shè)計(jì)人員的生產(chǎn)力。?

改進(jìn)了Project Navigator System Generator for DSP、Platform Studio (EDK) Core Generator System之間的交互通信 ISE設(shè)計(jì)套件能夠更好地處理源文件和約束文件,不需要用戶(hù)的專(zhuān)門(mén)干預(yù),在基礎(chǔ)工具和領(lǐng)域優(yōu)化的工具之間提供了更無(wú)縫的設(shè)計(jì)流程?

突破性的生產(chǎn)力、功耗和性能優(yōu)勢(shì) ISE設(shè)計(jì)套件可將基于Virtex-5 Spartan-3 FPGA的設(shè)計(jì)所需要的開(kāi)發(fā)周期縮短多達(dá)50%,動(dòng)態(tài)功耗降低10%,工具運(yùn)行速度達(dá)到原來(lái)的兩倍。同時(shí)還支持先期使用客戶(hù)現(xiàn)在就可以采用新一代Virtex-6 Spartan-6器件基礎(chǔ)之上的目標(biāo)設(shè)計(jì)平臺(tái)開(kāi)始新設(shè)計(jì)。?

采用業(yè)界標(biāo)準(zhǔn)的流動(dòng)或結(jié)點(diǎn)鎖定許可證從而提供了更大的靈活性 新采用的FLEXnet許可管理技術(shù)允許流動(dòng)許可證通過(guò)網(wǎng)絡(luò)在多個(gè)用戶(hù)間方便地共享。這也就意味著多名設(shè)計(jì)人員組成的團(tuán)隊(duì)可以降低其項(xiàng)目成本。FLEXnet許可管理技術(shù)實(shí)現(xiàn)單個(gè)軟件許可滿(mǎn)足多個(gè)不同用戶(hù)需要。?

?

ISE設(shè)計(jì)套件邏輯版本(Logic Edition?

?

ISE設(shè)計(jì)套件:邏輯版本支持快速訪(fǎng)問(wèn)和使用從前端直到后端的完整FPGA設(shè)計(jì)流程,提供的工具和基礎(chǔ)IP覆蓋設(shè)計(jì)輸入、引腳分配、綜合、驗(yàn)證(包括片上調(diào)試)、實(shí)施、布局/分析、位流生成以及器件編程功能。?

?

ISE設(shè)計(jì)套件:邏輯版本包括:?


·????????????????????? ISE Foundation 軟件?

·????????????????????? ISE Simulator?

·????????????????????? PlanAhead 設(shè)計(jì)分析工具 ?

·????????????? ChipScope Pro Analyzer? ?

·????????????? ChipScope Pro Serial I/O Toolkit?

·????????????? Base-level IP?


?

與ISE設(shè)計(jì)套件先前版本相比運(yùn)行速度更快:?

賽靈思綜合技術(shù) ??? ???????? ? 速度是原來(lái)的兩倍?

ISE Simulator?????????? ? 速度最高是原來(lái)的4?

布局和布線(xiàn)???? ???????????? ? 平臺(tái)為原來(lái)的兩倍?

SmartGuide 技術(shù)??? ???????? ? 平均提高兩倍?

SecureIP ?????????????? ?? 對(duì)PowerPC MGT, PCIe 仿真速度是原來(lái)的兩倍以上:?

-????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????? Mentor ModelSIM 6.4b 及更高版本?

-????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????? Cadence NCSim 8.1 S009 及更高版本?

-????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????? Synopsys VCS-MX 2008.09 及更高版本?

?

多處理器支持 ISE設(shè)計(jì)套件支持多線(xiàn)程布局布線(xiàn)。此外,SmartXplorer 支持計(jì)算場(chǎng)系統(tǒng)(負(fù)載均衡功能以及Sun計(jì)算網(wǎng)格引擎),從而能夠讓用戶(hù)每天完成更多次設(shè)計(jì)反復(fù),更高效地試探多種選擇以獲得盡可能高質(zhì)量的設(shè)計(jì)結(jié)果(QoR)。?

?

第二代SmartGuide 技術(shù) 在對(duì)非關(guān)鍵路徑之外的部分進(jìn)行小的設(shè)計(jì)更改時(shí),用戶(hù)可以將重新實(shí)施的部分限制在受影響的區(qū)域。這即實(shí)現(xiàn)了業(yè)界最快速的設(shè)計(jì)反復(fù),同時(shí)也極大降低了設(shè)計(jì)流程后期的設(shè)計(jì)風(fēng)險(xiǎn)。?

?

PlanAhead 設(shè)計(jì)分析工具包含在所有ISE設(shè)計(jì)套件版本和 ISE WebPACK – PlanAhead工具理順了FPGA設(shè)計(jì)流程其無(wú)與倫比的布局規(guī)劃和設(shè)計(jì)分析功能可幫助用戶(hù)更快速地將產(chǎn)品從設(shè)計(jì)推向市場(chǎng)并獲得最優(yōu)的設(shè)計(jì)結(jié)果。 ?

?

利用PlanAhead工具一鍵插入ChipScope Pro內(nèi)核 允許用戶(hù)利用方便的PlanAhead 圖形化工具界面插入ChipScope探頭內(nèi)核,這樣他們就可以將更多時(shí)間用于設(shè)計(jì)方法而非工具本身從而大大提升生產(chǎn)力。 ?

?

高級(jí)優(yōu)化技術(shù)和功耗估算工具可將動(dòng)態(tài)功率降低10% ?邏輯重新綜合在Placer中利用全局時(shí)鐘緩沖器來(lái)代替大扇出寄存器時(shí)鐘,減少了開(kāi)關(guān)單元和時(shí)鐘門(mén)控的數(shù)量。 無(wú)向量功率估算和更高的功率估算精度簡(jiǎn)化了盡早制定功率預(yù)算的過(guò)程。?

?

綜合功能的改善 綜合方面進(jìn)行諸多改善,例如更好地處理BRAM字節(jié)寫(xiě)入使能模式,改善雙端口BRAM的處理,更好地吸收DSP模塊寄存器以提高面積利用率并提高性能。?

?

存儲(chǔ)器占用改善 綜合和實(shí)現(xiàn)流程的優(yōu)化可將存儲(chǔ)器利用率提高28%(對(duì)于200K邏輯單元以上的設(shè)計(jì)改善超過(guò)30%)。?

?

ISE設(shè)計(jì)套件DSP 版本(DSP Edition?

ISE設(shè)計(jì)套件:DSP版本除了基礎(chǔ)FPGA設(shè)計(jì)工具和技術(shù)提供了針對(duì)DSP算法、系統(tǒng)和硬件開(kāi)發(fā)人員需求而優(yōu)化的DSP開(kāi)發(fā)工具和IP ?

ISE設(shè)計(jì)套件 DSP 版本包括?

·????????????? ISE設(shè)計(jì)套件:邏輯版本中的所有工具、IP和技術(shù)?

·????????????? System Generator for DSP?

·????????????? AccelDSP 綜合工具?

·????????????? DSP專(zhuān)用 IP?

?

擴(kuò)展平臺(tái)支持 支持在Red Hat Enterprise Linux 4 WS (32 and 64 bit)上運(yùn)行System Generator for DSP MATLAB R2008b軟件設(shè)計(jì)人員能夠更好地利用可用的資源。 支持Linux還方便了企業(yè)為有大量客戶(hù)的企業(yè)采用集中服務(wù)器部署方式。在System Generator中采用最大規(guī)模器件的客戶(hù)現(xiàn)在可以通過(guò)64OS訪(fǎng)問(wèn)更大存儲(chǔ)器。?

?

System GeneratorSDK集成 System Generator for DSP和軟件開(kāi)發(fā)套件(SDK)的更緊密集成支持算法開(kāi)發(fā)人員利用SDK軟件開(kāi)發(fā)環(huán)境完成設(shè)計(jì)中面向嵌入式處理器的部分。?

?

擴(kuò)展AccelDSP LogicCore映射 RTL 生成過(guò)程中,AccelDSP現(xiàn)在可以利用Core Generator系統(tǒng)中的LogiCORE IP。每個(gè)操作府都針對(duì)目標(biāo)器件優(yōu)化。這一過(guò)程保證了到目標(biāo)硬件資源的映射。這樣與前一個(gè)主要版本相比,除了Fmax性能提高一倍以外還可以獲得更高性能并減少面積操作符。?

?

AccelDSP綜合工具提供更多報(bào)告 報(bào)告列出了所有操作符、輸入和輸出位寬度、流水線(xiàn)延遲以及LogiCORE映射是否用于特定的模塊,從而可進(jìn)一步提高生產(chǎn)力和設(shè)計(jì)結(jié)果質(zhì)量。?

?

ISE設(shè)計(jì)套件嵌入式版本 Embedded Edition?

?

ISE設(shè)計(jì)套件嵌入式版本提供的嵌入式開(kāi)發(fā)工具和IP專(zhuān)門(mén)針對(duì)需要在設(shè)計(jì)中采用嵌入式處理器的開(kāi)發(fā)人員需求而優(yōu)化。此外,嵌入式版本還包括了基礎(chǔ)FPGA設(shè)計(jì)工具和技術(shù)。?

?

ISE設(shè)計(jì)套件嵌入式版本包括:?

·????????????? ISE設(shè)計(jì)套件:DSP版本中的所有工具、IP和技術(shù)?

·????????????? 嵌入式開(kāi)發(fā)套件(EDK)和Platform Studio?

·????????????? 包括MicroBlaze 軟內(nèi)核處理器在內(nèi)的嵌入式專(zhuān)用IP?

?

獨(dú)立軟件開(kāi)發(fā)套件(SDK- ?嵌入式處理器軟件開(kāi)發(fā)環(huán)境現(xiàn)在可做為獨(dú)立產(chǎn)品提供。 SDK 為軟件開(kāi)發(fā)人員提供了功能豐富的SDK 代碼編輯器和編譯環(huán)境、源代碼版本管理以及與嵌入式目標(biāo)無(wú)縫連接的調(diào)試和建模功能。?

?

改進(jìn)了EDK ISE Project Navigator的集成 - Project NavigatorEDK更好的互操作性支持更無(wú)縫的開(kāi)發(fā)環(huán)境。?

?

利用Base System Builder (BSB)創(chuàng)建多內(nèi)核設(shè)計(jì)- 用戶(hù)現(xiàn)在可以在Base System Builder內(nèi)創(chuàng)建采用雙硬和/或軟內(nèi)核處理器的嵌入式設(shè)計(jì)。 與此前版本的EDK相比BSB為設(shè)計(jì)人員提供了一個(gè)更為自動(dòng)化的方式在設(shè)計(jì)中使用多處理器。?

?

多端口存儲(chǔ)器控制器MPMCv5 - ?SDMA縮小了MPMC的規(guī)模特別是對(duì)于Spartan Generation FPGA器件可以減少器件面積的使用。?

?

MicroBlaze處理器改進(jìn) - ?減小面積需求特別是針對(duì)LUT-6架構(gòu)的設(shè)計(jì)。 ?

?

?

ISE設(shè)計(jì)套件:系統(tǒng)版本(System Edition?

?

ISE設(shè)計(jì)套件:系統(tǒng)版本提供了完整的設(shè)計(jì)解決方案,支持從針對(duì)邏輯設(shè)計(jì)輸入和實(shí)現(xiàn)的基礎(chǔ)級(jí)設(shè)計(jì)產(chǎn)品直到DSP和嵌入式領(lǐng)域優(yōu)化產(chǎn)品的所有設(shè)計(jì)方法。?

?

ISE設(shè)計(jì)套件:系統(tǒng)版本包括ISE設(shè)計(jì)套件:邏輯版本包括Logic, DSP和 嵌入式三個(gè)版本中所有的工具、技術(shù)和IP?

?


·????????????? ISE Foundation with ISE Simulator ?

·????????????? PlanAhead 設(shè)計(jì)和綜合工具 ?

·????????????? ChipScope Pro ?

·????????????? ChipScope Pro Serial I/O Toolkit ?

·????????????? 嵌入式開(kāi)發(fā)套件 (EDK) ?

·????????????? 軟件開(kāi)發(fā)套件 (SDK) ?

·????????????? System Generator for DSP?

·????????????? AccelDSP 綜合工具?


?

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話(huà)通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話(huà):010-82306118;郵箱:aet@chinaaet.com。