《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 微波|射頻 > 市場分析 > 相變存儲器(PCM)單元中儲存多個位元的方法

相變存儲器(PCM)單元中儲存多個位元的方法

2011-07-16
關(guān)鍵詞: 存儲器 儲存單元 PCM

BM蘇黎世研究中心的科學(xué)家們?nèi)涨氨硎荆呀?jīng)發(fā)現(xiàn)能夠可靠地在相變存儲器(PCM)單元中儲存多個位元的方法。該小組采用90nm工藝技術(shù),在200k單元陣列中實現(xiàn)了每存儲單元為四層(2位元),并表示已開發(fā)出一種編碼方法,能克服材料隨時間松弛的特性。該mushroom type存儲器單元帶有摻雜的Ge2Sb2Te5以作為相變材料。

  相變存儲器是一種透過使用電加熱方式以改變材料相位和硫化層阻抗為基礎(chǔ)的非揮發(fā)性存儲器。它被喻為可取代既有閃存和DRAM的可能候選技術(shù),但這項技術(shù)卻難以用在90nm以下工藝。

  不過,IBM指出,結(jié)合了速度、耐用性、非揮發(fā)性和密度等特性,PCM可望在未來五年內(nèi)于企業(yè)IT和儲存系統(tǒng)領(lǐng)域中開啟全新的范式轉(zhuǎn)移(paradigm shift)。

  IBM蘇黎士研究人員的最主要頁獻(xiàn)之一,是可用于小型存儲器單元叢集的調(diào)變編碼方案,以克服多位元PCM的短期漂移問題──該問題可能導(dǎo)致儲存阻抗位準(zhǔn)隨時間漂移,從而引發(fā)讀取錯誤。

  在目前的工作中,IBM的科學(xué)家使用基于電極之間不同非晶、結(jié)晶比例的四種不同阻抗位準(zhǔn),來儲存00,01,10和11等位元組合。

  “我們以來自理想位準(zhǔn)的偏差為基礎(chǔ)來施加電壓,而后再測量阻抗。若未達(dá)到阻抗的理想位準(zhǔn),我們便會施加其他的電壓脈沖并再次測量,直到我們獲得精確的位準(zhǔn)為止, ”IBM蘇黎士研究院的存儲器和探測技術(shù)經(jīng)理Haris Pozidis說。

  編碼技術(shù)克服漂移容差

  但是,由于非晶狀態(tài)的原子結(jié)構(gòu)松弛,因此在相位變化后隨時間而增大的阻抗,最終將導(dǎo)致讀取錯誤,IBM表示。為了克服這個問題,IBM提出了一種編碼技術(shù),據(jù)稱可容忍這些漂移。該技術(shù)是以平均而言,具有不同阻抗位準(zhǔn)的相對編程單元順序并未因漂移而改變這一事實為基礎(chǔ)。因此,在編碼字元中對資料編碼,也可應(yīng)用在存儲單元叢集中,在這種情況下,便有可能耗用些許存儲器密度來改善位元錯誤率。

  IBM表示,在室溫下,經(jīng)過37天測試后,每一個1.57位元的單元位元錯誤率為1/100,000。與傳統(tǒng)糾錯編碼方案相比,新方法可望將整體錯誤率降至1/10^15甚至更低,但這還需要實際應(yīng)用在存儲器元件中。

  Pozadis指出,“我們不相信這會是根本上的限制,我們相信未來將能擴(kuò)展到每單元3位元甚至4位元。”他同時證實,采用迭代編程和編碼對較慢的編程和讀取時間是有影響的。還必須考慮到晶粒面積,他說,因為必須使用到參考單元,而且還需要提供編解碼硬體部份。

  其PCM測試芯片是由位在佛蒙特州伯靈頓,約克城高地(Yorktown Heights),紐約和蘇黎世的科學(xué)家及工程師們共同設(shè)計及制造。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。