《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > FreeDev數(shù)字開發(fā)AFPGA數(shù)字圖像處理板
FreeDev數(shù)字開發(fā)AFPGA數(shù)字圖像處理板
摘要: FreeDev數(shù)字圖象開發(fā)套件是低成本FPGA器件上的高速數(shù)字化視頻圖象開發(fā)平臺,為應用設計工程師提供了一個視頻數(shù)據(jù)采集、數(shù)字化處理、網(wǎng)絡傳輸視頻圖象開發(fā)實驗平臺。系統(tǒng)采用了Altera Cyclone II EP2C35 150萬門級的FPGA芯片,集成了視頻解碼、HDMI數(shù)據(jù)采集、VGA數(shù)據(jù)采集、HDMI數(shù)據(jù)輸出、VGA輸出、可選配100M網(wǎng)絡支持、大容量DDR SDRAM、FLASH、高速LVDS In/out,高速IO擴展接口等硬件資源。根據(jù)應用開發(fā)經(jīng)驗,精心設計、精心配置硬件資源,使開發(fā)套件擁有非常靈活的適應性,適多個領域的應用開發(fā).
Abstract:
Key words :
FreeDev" title="FreeDev">FreeDev數(shù)字圖象開發(fā)套件是低成本FPGA器件上的高速數(shù)字化視頻圖象開發(fā)平臺,為應用設計工程師提供了一個視頻數(shù)據(jù)采集、數(shù)字化處理、網(wǎng)絡傳輸視頻圖象開發(fā)實驗平臺。系統(tǒng)采用了Altera Cyclone II EP2C35 150萬門級的FPGA芯片,集成了視頻解碼、HDMI數(shù)據(jù)采集、VGA數(shù)據(jù)采集、HDMI數(shù)據(jù)輸出、VGA輸出、可選配100M網(wǎng)絡支持、大容量DDR SDRAM、FLASH、高速LVDS In/out,高速IO擴展接口等硬件資源。根據(jù)應用開發(fā)經(jīng)驗,精心設計、精心配置硬件資源,使開發(fā)套件擁有非常靈活的適應性,適多個領域的應用開發(fā):

1、  視頻圖形數(shù)字化處理的應用開發(fā)

2、  VGA 圖象輸入輸出處理

3、  高速LVDS應用。LVDS_IN接口、LVDS_OUT信號間時延差設計<10ps,良好的信號完整性適合高速應用。

4、  高速以太網(wǎng)應用開發(fā),10/100/1000M網(wǎng)絡 IP CORE開發(fā)平臺。

5、  NIOS II軟核系統(tǒng)嵌入式應用開發(fā),大容量的存儲非常適合嵌入式多核嵌入式控制,較大型應用和ucLinux操作應用開發(fā)

6、  大量的FPGA邏輯資源和高速DDR存儲,適合各種IP CORE的開發(fā)和驗證。
 

 

【選購比較】

1.      支持多核應用,高速大容量DDR300 SDRAM和FASH支持,板上跑5個FAST NIOS II核很寬余適應多核應用和開發(fā)

2.      數(shù)字圖形板同樣支持NIOS II軟核基礎上的uCinux開發(fā)。

3.      DDR333 SDRAM 64M

4.      FASH 32M

5.      支持100M Ethernet網(wǎng)絡擴展子卡,支持10/100/1000M IP CORE和NIOS II網(wǎng)絡軟件的驗證(提供simpe_socket_server測試范例)。

6.      視頻解碼支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)視頻數(shù)據(jù)輸出格式,1路復合視頻輸入,1路S_Video。

7.      豐富的軟件范例,并不斷的更新和增加。

8.   提供經(jīng)驗證的完整ITU656 to VGA顯示ip core,適合學習視頻應用開發(fā)

9 .    提供經(jīng)驗證的完整VGA 顯示控制器 ip core。

10.    提供經(jīng)驗證的完整ITU656數(shù)據(jù)采集到DDR的ip core。

11.    配套usb_bytebaster下載線

 
【適用人群】

    適用于計算機專業(yè)、電科類專業(yè)、通信類專業(yè)的本科生、研究生、博士生、IC集成電路 IP CORE前期設計驗證、全國相關各科研院所,如計算機科學、微電子、通信、測控技術與儀器設計、電子工程、機電一體化、自動化等相關專業(yè);航天部、電子部、圖形圖象、 通訊研發(fā)……是全國高校本科生、研究生年度競賽最理想的應用平臺,也是各科研院所成功開發(fā)特色新產(chǎn)品的最佳選擇。

【系統(tǒng)性能】

1.         高速內(nèi)存性能達到器件上限,EP2C35F672C8器件DDR 134M穩(wěn)定運行,EP2C35F672C6器件DDR 167M穩(wěn)定運行。

2.         標準清晰度(SD)視頻的采集和處理

3.         VGA 圖象采集和輸出處理

4.         HDMI(DVI)高清圖象處理
 

【硬件資源】

          八層板工業(yè)級標準設計,性能穩(wěn)定、質量可靠。

          FPGA芯片:ATERA Cycone II EP2C35F672C8

          配置芯片:EPCS16

          兩種下載配置模式:AS模式和JTAG模式。

          64M Byte  高速DDR  SDRAM

          32M Byte  快速FASH

          100M ETHERNET PHY網(wǎng)絡子卡

          1路CVBS視頻解碼,支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)數(shù)據(jù)標準格式。

          高速VDS IN接口,支持視頻圖象數(shù)據(jù)接收。

          高速VDS OUT接口,支持視頻圖象數(shù)據(jù)傳輸。

          1路24位真彩VGA輸入采集

          1路HDMI輸入采集

          1路24位真彩VGA輸出

          1路HDMI 輸出

           4個輸入鍵,1個復位鍵;

          4個發(fā)光二極管

          40芯的功能擴展接口。2個CK輸入進全局時鐘域,2個P1輸出到擴展口,其他36個通用IO適應各種擴展需求,信號間時延差設計<10ps,保持良好的信號完整性。
 

【配套軟件】

          Quartus II 7.2

          Nios II IDE 7.2

          Microtronix NiosII inux開發(fā)包,1.4版本
 

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。