《電子技術應用》
您所在的位置:首頁 > 通信與網(wǎng)絡 > 設計應用 > ASIC和FPGA的優(yōu)勢與劣勢
ASIC和FPGA的優(yōu)勢與劣勢
摘要: ASIC和FPGA的優(yōu)勢與劣勢,ASIC和FPGA具有不同的價值主張,在作出選擇前必須仔細評估。兩種種技術對比。這里介紹了ASIC和FPGA的優(yōu)勢與劣勢:FPGA與ASIC的設計優(yōu)勢FPGA的設計優(yōu)勢
關鍵詞: 劣勢 優(yōu)勢 FPGA ASIC
Abstract:
Key words :

ASICFPGA具有不同的價值主張,在作出選擇前必須仔細評估。兩種種技術對比。這里介紹了ASIC和FPGA 的優(yōu)勢劣勢

FPGA與ASIC的設計優(yōu)勢
FPGA 的設計優(yōu)勢                                                                                      ASIC 的設計優(yōu)勢
更快的上市時間 - 無需布局、掩模和其它制造步驟。                        全定制性能 - 實現(xiàn)設計,因為器件根據(jù)設計規(guī)范進行生產(chǎn)。
無前期 NRE(非重發(fā)性設計成本)- 與ASIC設計有關的成本           降低單位成本 - 用于實現(xiàn)大批量設計
縮短了設計周期- 由于軟件可以處理很多布線、布局和時序問題      小型化 - 因為器件根據(jù)設計規(guī)范進行生產(chǎn)。
更加可預測的項目周期- 由于消除了可能的重置、晶圓容量等階段 較高的原始內部時鐘速度
現(xiàn)場可重編程能力 - 可以遠程上傳的新比特流。 

過去 FPGA 用于速度/復雜度/容量較低的設計,而當今的 FPGA 則可以輕松突破 500 MHz 的性能障礙。FPGA 能夠以更低的價格實現(xiàn)無可比擬的邏輯密度增加和眾多其它特性(如嵌入式處理器、DSP 模塊、時鐘技術和高速串行),現(xiàn)已幾乎成為任何設計的首選。

 FPGA 和 ASIC 的設計流程對比

由于設計邏輯已綜合到通過驗證的定義好的 FPGA 器件上,這樣 FPGA 設計流程就避免了項目中既復雜又耗時的平面規(guī)劃、布局布線、時間分析以及掩碼/項目階段。

然而,必要時,Xilinx 還能夠提供先進的布局規(guī)劃、層次化設計和時序工具,使用戶能夠將要求最苛刻的設計的性能最大化。
 

此內容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。