《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 通信與網(wǎng)絡(luò) > 設(shè)計(jì)應(yīng)用 > ASIC和FPGA的優(yōu)勢與劣勢
ASIC和FPGA的優(yōu)勢與劣勢
摘要: ASIC和FPGA的優(yōu)勢與劣勢,ASIC和FPGA具有不同的價(jià)值主張,在作出選擇前必須仔細(xì)評(píng)估。兩種種技術(shù)對(duì)比。這里介紹了ASIC和FPGA的優(yōu)勢與劣勢:FPGA與ASIC的設(shè)計(jì)優(yōu)勢FPGA的設(shè)計(jì)優(yōu)勢
關(guān)鍵詞: 劣勢 優(yōu)勢 FPGA ASIC
Abstract:
Key words :

ASICFPGA具有不同的價(jià)值主張,在作出選擇前必須仔細(xì)評(píng)估。兩種種技術(shù)對(duì)比。這里介紹了ASIC和FPGA 的優(yōu)勢劣勢

FPGA與ASIC的設(shè)計(jì)優(yōu)勢
FPGA 的設(shè)計(jì)優(yōu)勢                                                                                      ASIC 的設(shè)計(jì)優(yōu)勢
更快的上市時(shí)間 - 無需布局、掩模和其它制造步驟。                        全定制性能 - 實(shí)現(xiàn)設(shè)計(jì),因?yàn)槠骷鶕?jù)設(shè)計(jì)規(guī)范進(jìn)行生產(chǎn)。
無前期 NRE(非重發(fā)性設(shè)計(jì)成本)- 與ASIC設(shè)計(jì)有關(guān)的成本           降低單位成本 - 用于實(shí)現(xiàn)大批量設(shè)計(jì)
縮短了設(shè)計(jì)周期- 由于軟件可以處理很多布線、布局和時(shí)序問題      小型化 - 因?yàn)槠骷鶕?jù)設(shè)計(jì)規(guī)范進(jìn)行生產(chǎn)。
更加可預(yù)測的項(xiàng)目周期- 由于消除了可能的重置、晶圓容量等階段 較高的原始內(nèi)部時(shí)鐘速度
現(xiàn)場可重編程能力 - 可以遠(yuǎn)程上傳的新比特流。 

過去 FPGA 用于速度/復(fù)雜度/容量較低的設(shè)計(jì),而當(dāng)今的 FPGA 則可以輕松突破 500 MHz 的性能障礙。FPGA 能夠以更低的價(jià)格實(shí)現(xiàn)無可比擬的邏輯密度增加和眾多其它特性(如嵌入式處理器、DSP 模塊、時(shí)鐘技術(shù)和高速串行),現(xiàn)已幾乎成為任何設(shè)計(jì)的首選。

 FPGA 和 ASIC 的設(shè)計(jì)流程對(duì)比

由于設(shè)計(jì)邏輯已綜合到通過驗(yàn)證的定義好的 FPGA 器件上,這樣 FPGA 設(shè)計(jì)流程就避免了項(xiàng)目中既復(fù)雜又耗時(shí)的平面規(guī)劃、布局布線、時(shí)間分析以及掩碼/項(xiàng)目階段。

然而,必要時(shí),Xilinx 還能夠提供先進(jìn)的布局規(guī)劃、層次化設(shè)計(jì)和時(shí)序工具,使用戶能夠?qū)⒁笞羁量痰脑O(shè)計(jì)的性能最大化。
 

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。