《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動態(tài) > 低功耗DSP 路在何方

低功耗DSP 路在何方

2008-12-11
作者:冀凱

?

???隨著半導(dǎo)體工藝" title="半導(dǎo)體工藝">半導(dǎo)體工藝的飛速發(fā)展和芯片工作頻率的提高,芯片的功耗迅速增加,而功耗增加又將導(dǎo)致芯片發(fā)熱量的增大和可靠性的下降。

?

????因此,功耗已經(jīng)成為深亞微米集成電路設(shè)計中的一個重要考慮因素。 為了使產(chǎn)品更具競爭力,業(yè)界對芯片設(shè)計的要求已從單純追求高性能" title="高性能">高性能、小面積轉(zhuǎn)為對性能、面積、功耗的綜合要求。低功耗" title="低功耗">低功耗設(shè)計對降低整個系統(tǒng)的功耗具有重要的意義。

?

????DSP(數(shù)字處理器)作為數(shù)字系統(tǒng)的核心部件,目前已被廣泛應(yīng)用于便攜、通訊、醫(yī)療等多種領(lǐng)域。而不管在何種領(lǐng)域中,低功耗都是不變的主旋律。傳統(tǒng)老牌企業(yè)為了在市場中站穩(wěn)腳跟,或者初創(chuàng)公司為了一炮打響,都選擇低功耗領(lǐng)域作為其產(chǎn)品的主要賣點之一。

?

????如今的用戶既希望產(chǎn)品的性能與功能不斷增強,同時又要功耗更低,這種相互矛盾的要求對當今電子領(lǐng)域提出了嚴峻的挑戰(zhàn)。現(xiàn)今DSP的設(shè)計及應(yīng)用已經(jīng)不在是單純的比拼乘法器" title="乘法器">乘法器速度的時代了,如何合理地安排晶體管,巧妙地設(shè)計系統(tǒng)架構(gòu),智能地進行優(yōu)化,完整地布局外圍電路將是廠商以及用戶更為看重的。

?

????TI首席科學(xué)家方進提出的方進定律,即每十八個月功耗降低一半,是繼摩爾定律之后又一照亮處理器前行的燈塔。

?

??? 盡管2020年是什么樣子我們不得而知,但低功耗DSP設(shè)計之旅還將延續(xù)。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。