頭條 基于FPGA的梳狀譜通信干擾信號設(shè)計與研究 為了有效測試通信電臺的實際抗干擾性能,提出了一種基于FPGA的高斯白噪聲梳狀譜干擾信號設(shè)計方案,相比傳統(tǒng)隨機相位調(diào)頻梳狀譜干擾,在對抗寬帶通信系統(tǒng)時干擾效果更強。該方案以FPGA為核心,通過改進Ziggurat算法和DDS技術(shù)實現(xiàn)梳狀譜干擾信號的生成,在滿足高速、高性能的同時,具有較強的靈活性。并通過DA芯片輸出,實現(xiàn)了3~11個梳狀譜信號的生成。實驗結(jié)果表明:生成的梳狀譜干擾信號頻率控制誤差小于0.001%,干擾效果量化一個指標。 最新視頻 【視頻】電源設(shè)計小貼士15:低成本、高性能LED驅(qū)動器 隨著 LED 生產(chǎn)成本的下降,LED 在各種應(yīng)用中的使用率越來越高,其中包括手持設(shè)備、車載以及建筑照明。其高可靠性(使用壽命超過 50000 小時)、高效率(175 流明/瓦)以及近乎瞬時的響應(yīng)使其成為一種頗具吸引力的光源。但是,如何驅(qū)動 LED 卻是一項很具挑戰(zhàn)性的工作,本視頻介紹了一種低成本、高性能驅(qū)動LED的方法,幫助您解決設(shè)計難題。 發(fā)表于:2/23/2012 【視頻】賽靈思VC707開發(fā)板S28 FMC卡演示 賽靈思VC707開發(fā)板S28 FMC卡演示視頻 發(fā)表于:2/20/2012 【視頻】賽靈思KC705和VC707評估套件功能演示及參考設(shè)計 賽靈思KC705和VC707評估套件功能演示及參考設(shè)計 發(fā)表于:2/20/2012 【視頻】采用賽靈思Kintex-7開發(fā)板和NXP ADC1443D200的FMC演示 采用賽靈思Kintex-7開發(fā)板和NXPADC1443D200的FMC演示視頻 發(fā)表于:2/20/2012 【視頻】采用賽靈思Kintex-7 KC705評估套件AMS技術(shù)實現(xiàn)觸摸屏界面的演示 作為賽靈思7系列目標設(shè)計平臺發(fā)布的一部分,集成于所有28nm器件中的靈活混合信號(AMS)技術(shù)為設(shè)計人員和客戶提供了一個靈活的、通用的模擬接口。 發(fā)表于:2/20/2012 【視頻】賽靈思KC705評估套件功耗優(yōu)勢演示 賽靈思通過各種措施減少動態(tài)、靜態(tài)以及I/O接口的功耗,同時從設(shè)計流程上對ISE設(shè)計套件進行優(yōu)化,從而實現(xiàn)了在28nm工藝節(jié)點前所未有的功耗降低。 發(fā)表于:2/20/2012 【視頻】Kintex-7 FPGA DSP套件高速模擬演示 Kintex-7 FPGA DSP套件是賽靈思與安富利共同開發(fā)的搭配高速模擬信號處理針對DSP領(lǐng)域的目標設(shè)計平臺,??蓱?yīng)用于高性能信號處理應(yīng)用的開發(fā)。 發(fā)表于:2/20/2012 【視頻】賽靈思Kintex-7 FPGA DDR3接口性能演示 該視頻演示了Kintex-7 FPGA的DDR3內(nèi)存的接口性能 發(fā)表于:2/20/2012 【視頻】采用賽靈思設(shè)計平臺的ADI FMC模塊演示 采用賽靈思設(shè)計平臺的ADI FMC模塊演示 發(fā)表于:2/20/2012 【視頻】賽靈思獨特的靈活混合信號(AMS)在KC705評估板上的演示 靈活混合信號(AMS)評估卡可以支持兩種不同的模擬信號源。AMS模擬接口功能目前已經(jīng)應(yīng)用與所有賽靈思28nm器件中,以支持通用模擬集成。 發(fā)表于:2/20/2012 ?…54555657585960616263…?