基于FPGA的誤碼測試儀研究與設(shè)計(jì) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:468 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:誤碼率是反映數(shù)據(jù)傳輸設(shè)備及其信道工作質(zhì)量的一個(gè)重要指標(biāo)。作為通信系統(tǒng)的可靠性測量工具,誤碼測試儀廣泛地應(yīng)用于通信設(shè)備的生產(chǎn)調(diào)試、檢驗(yàn)以及日常維護(hù)等方面。在對傳統(tǒng)誤碼儀設(shè)計(jì)的研究和分析之后,研究并設(shè)計(jì)了一種基于FPGA的誤碼測試儀,詳細(xì)地分析和介紹了各個(gè)模塊的工作原理。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2