| UWB定位系統(tǒng)FPGA基帶處理設(shè)計 | |
| 所屬分類:技術(shù)論文 | |
| 上傳者:aet | |
| 文檔大?。?span>524 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:基于到達時間差(TDOA)算法,設(shè)計了一個脈沖超寬帶(IR-UWB)室內(nèi)定位系統(tǒng)的原理驗證樣機。主要介紹傳感器捕捉標簽發(fā)送的IR-UWB窄脈沖,進而測出窄脈沖到達傳感器時刻的方法。利用FPGA中數(shù)字時鐘管理器(DCM)的相移器功能模塊(PS)構(gòu)成延遲鎖相環(huán)(DLL),測得到達傳感器的窄脈沖相對于同步時鐘的時刻。原理驗證系統(tǒng)定位精度優(yōu)于40 cm,達到設(shè)計要求。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2